F
flushrat
Guest
Dalam Verilog, kita dapat menggunakan b berlaku untuk setelah waktu penundaan: a <= # 10 b
Tapi dalam Verilog-A, bagaimana bisa menyadari itu?
Berikut adalah Verilog-Sebuah kode:
integer a;
integer b;
@ (V (CLK), 1) mulai
a = b;
akhir
Simulasi menunjukkan harus ada keterlambatan ketika menerapkan a ke b.
Sekarang saya adalah menerapkan metode b ke listrik pertama, kemudian menerapkan listrik untuk a.
Tapi ini cukup rumit.
integer a;
integer b;
listrik c;
Parameter td = 1n;
c < transisi (b, td, tr, tf);
@ (V (CLK), 1) mulai
a = V (c);
akhir
Tapi dalam Verilog-A, bagaimana bisa menyadari itu?
Berikut adalah Verilog-Sebuah kode:
integer a;
integer b;
@ (V (CLK), 1) mulai
a = b;
akhir
Simulasi menunjukkan harus ada keterlambatan ketika menerapkan a ke b.
Sekarang saya adalah menerapkan metode b ke listrik pertama, kemudian menerapkan listrik untuk a.
Tapi ini cukup rumit.
integer a;
integer b;
listrik c;
Parameter td = 1n;
c < transisi (b, td, tr, tf);
@ (V (CLK), 1) mulai
a = V (c);
akhir