Apakah w / l dari transistor sirkuit ini currect?

W

wjxcom

Guest
Hi, semua: Aku desain sirkuit yang outputnya panggung adalah AB kelas. Lihatlah circuit.JPG berkas, di file ini, sirkuit tersebut telah menunjukkan Poin Operasi DC dari transistor ini, termasuk id, Vgs dan VDS. Saya menggunakan sirkuit sebagai file simulate.JPG untuk mensimulasikan rangkaian. Saya menggunakan CadenceIC untuk mensimulasikan rangkaian, setelah Analisis AC, saya selest Hasil> Anotasi> Poin Operasi DC, DC Operasi Poin ditampilkan dalam circuit.JPG sirkuit. Tetapi lihatlah Poin Operasi DC dari transistor transistor ini, id dari M4 15.32u, dan id dari M9 adalah-15.32u, tapi id dari M3 adalah 2.2u dan id dari M11 adalah -2,2 u, adalah hasil ini benar? nilai w / l dari transistor ini ditampilkan dalam circuit_not_simluate.jpg file. Bantu aku, Tolong!
 
Seperti saya melihat M9 dan M11 PMOS tidak ukuran yang sama. Mengapa Anda terhubung massal dari satu PMOS sumber dan lainnya untuk Vdd? Berapa rasio od m0 dan m2? Ini akan berguna jika Anda juga membuat Anotasi-dc tegangan simpul.
 
Hasilnya adalah benar. Arus negatif ini hanya karena aliran cunrrent menentukan. jangan khawatir tentang hal itu
 
Output tahap AB kelas Anda memiliki kesalahan: The 2 PMOS (M9 dan M11) harus dicocokkan. Dengan kata lain, terminal curah mereka harus baik terhubung ke Vdd atau terminal sumber (saya asumsikan proses nwell). Sebenarnya, jika Anda menerapkan prinsip translinear untuk loop translinear (M4-M3-M9-M11), Anda akan mendapatkan bias saat ini dari semua transistor dalam tahap output. Jangan khawatir dengan hasil simulasi. Saya pikir params desain Anda yang ok.
 
Hi, wpchan05: pada awalnya, thanx untuk jawaban Anda. By the way, apa arti dari translinear?
 
Prinsip Tranlinear pertama kali dirumuskan oleh Barrie Gilbert, dan ia menggunakan perangkat biploar untuk mensintesis fungsi matematika (misalnya mengalikan, mutlak, trigonometri, jumlah vektor, dll) Kemudian, ditemukan bahwa perangkat CMOS juga dapat mensintesis fungsi matematika yang sama. Namun, dengan menggunakan elemen cmos untuk melakukan analisis translinear jauh lebih sulit daripada seperti dalam perangkat bipolar karena melibatkan manupilation akar kuadrat dalam perangkat aktif cmos. Untuk lebih spesifik dalam desain Anda, Anda dapat menerapkan prinsip translinear ke loop translinear (M4-M3-M9-M11). Pertama, Anda harus menuliskan KVL untuk loop ini. Berikutnya, Anda menulis KCL ke semua node di dalam lingkaran ini. Anda kemudian akan dapat memecahkan arus dc untuk semua perangkat di loop tranlinear. Lebih detail analisis pada prinsip translinear dapat ditemukan dari Desain Analog IC: Pendekatan Modus ini
 
prinsip untuk merancang lingkaran translinear: impedansi, stabilitas, atau ...?
 

Welcome to EDABoard.com

Sponsor

Back
Top