Voltage amplifier desain terkontrol

T

tibs

Guest
Hi all, Saya harus merancang DAYA RENDAH * amplifier * dikontrol tegangan. Ide pertama adalah dengan menggunakan JFET di terkendali tegangan resistor dan menggunakannya dalam Opamp inverter. Saya telah menemukan LMC6041 Opamp dari nasional. Masalahnya adalah bahwa VDS JFET = f (Id) characterisc tidak symetric. Dengan ex: untuk Vgs =-3v dan VDS = 200mV, Id = 200μA => RDS = 1KOhm dan untuk Vgs =-3V dan VDS =-200mV, Id =-150μA => RDS = 1.33KOhm .... 8o Ini sangat menjengkelkan karena saya harus bekerja dengan osilator, Peak 1V Puncak simetris (+500 mV,-500mV). Ketika saya melihat tegangan keluaran dari penguat, saya melihat sumber input tegangan diperkuat (osilator) tetapi ada offset .... Apakah ada yang punya solusi? Masalahnya adalah bagaimana membangun kontrol tegangan penguat bekerja dengan sumber tegangan input persegi nol terpusat. Salam, Christophe.
 
Bagaimana menggunakan penguat keuntungan tetap dengan JFET attenuator sebelum atau setelah itu?
 
Hai, sebagai bagi saya, masalahnya tetap sama. Dengan penguat keuntungan tetap, Anda akan memiliki Vout = K * Vin. Dengan: Vin persegi berpusat sinyal nol. K: gain dari penguat keuntungan tetap. Vout akan menjadi nol terpusat dan RDS tidak akan sama untuk alternance positif dan alternance negatif.
 
Siliconix memiliki JFET yang dirancang khusus untuk digunakan sebagai resistor variabel. Mereka juga memiliki aplikasi catatan tentang cara untuk membuat mereka lebih linier dengan konfigurasi sirkuit.
 
Terima kasih atas saran Anda Kembung tetapi JFET digunakan sebagai resistor yang dikontrol tegangan digunakan dengan VDS> 0 dan Id> 0 (cf file Jpeg). Saya rasa saya harus mencari solusi lain. : Cry:
 
Apakah IC diperbolehkan dalam desain Anda? Jika demikian, bagaimana dengan penguat transkonduktansi seperti LM13700 atau CA3080? Mereka memberikan kontrol linear yang cukup bagus.
 

Welcome to EDABoard.com

Sponsor

Back
Top