sebuah pertanyaan baru tentang kekuasaan perdana

U

uil

Guest
1, kekuatan utama mendapatkan netlist tidak memiliki jam tanpa pohon, tetapi lebih dari 30% tenaga berasal dari pohon jam, sehingga hasilnya sangat kecil, cara mendapatkan hasil yang lebih akurat sebelum kami menambahkan jam penyangga di jaringan?
2, di puncak kekuasaan, perintah set_multi_vdd dapat mengatur tegangan sel dengan lebih dari 1 jalur kereta api, misalnya, termasuk 1,8 v padring dan 3.3V, tetapi di lib, kami mendapatkan informasi dari padring'supply tegangan, should i mengatur dengan perintah?
terima kasih atas bantuan Anda!!

 
uil,

Aku mungkin dapat membantu untuk pertanyaan nomor 1 sebagai saya percaya paralel pengalaman saya sendiri di Power Compiler.Biarkan dulu memastikan aku mengerti pertanyaan Anda.Saya yakin Anda mengatakan bahwa Anda tidak memiliki jam pohon di desain Anda.Ini posting sintesis tetapi tidak ada tampilan atau pohon jam penyisipan telah terjadi.

Anda telah melakukan beberapa analisis kekuatan dan meskipun jam kurangnya pohon, beberapa elemen terkait jam mengonsumsi listrik dalam jumlah besar.Apakah itu benar?

Saya percaya alasan bahwa hal ini terjadi adalah karena terlihat beban ke sopir pohon jam.Jadi, Anda mungkin memiliki mux bahwa mengemudi pohon jam Anda.Akhirnya, output dari yang mux mungkin hanya drive satu penyangga yang kemudian penggemar keluar untuk seluruh jam pohon.Tapi sementara itu, yang mux tersambung ke penerima setiap elemen dalam pohon jam.Ini bisa ratusan atau ribuan gerbang.

Jadi, Perdana Power, sedang mencoba untuk menghitung berapa banyak daya yang mux akan memerlukan untuk drive yang beban besar.Seperti beban tidak ada di dalam. Lib meja kekuasaan.Jadi, nilai-nilai kekuatan interpolates berdasarkan informasi yang memang memiliki.Dalam melakukannya, itu yang benar-benar interpolates jumlah besar.

Saat ini saya berjalan Power Kompilator dan saya mencoba untuk mengatasi masalah ini dalam 2 cara.Yang pertama adalah hanya diskon tinggi fanout daya bersih karena kita tidak benar-benar memiliki pohon jam.Saya melakukan ini dengan menetapkan sebuah parameter yang disebut high_fanout_net_threshold ke 0.Ini pada dasarnya mendeteksi fanout tinggi bersih dan nol luar beban.Anda harus dapat membaca penjelasan yang lebih rinci pada solvenet.Keuntungan dari pendekatan ini adalah memberi Anda daya analisis yang baik dari sisa desain dan Anda dapat terus maju dengan mengurangi tenaga di daerah-daerah lain tersebut jika itu adalah tujuan Anda.Kelemahan adalah bahwa hal itu tidak realistis optimis menghasilkan nomor kekuatan daya total sejak jam netweorks adalah tingkat kehilangan.

Cara lain saya berencana untuk menyerang itu adalah untuk mencoba menggunakan perintah untuk menyisipkan balance_buffer belum sempurna pohon jam ke desain pada jaring fanout tinggi ini.Saya telah berhasil sejauh ini dalam mengejar metodologi ini.

Mungkin metodologi ini juga tersedia di Prime Power.

Jika seseorang memiliki beberapa saran yang lebih baik atau beberapa saran tentang cara menggunakan balance_buffer bagi saya, aku aku senang mendengarnya.

Berharap helpes

terima kasih, mesin pengetam

 

Welcome to EDABoard.com

Sponsor

Back
Top