Proyek digital oscilloscope

Z

ze_dib

Guest
Hai

I 'm mempelajari kemungkinan untuk membuat digital oscilloscope untuk PC, dengan onboard RAM mengingat sampel.

Saya memiliki beberapa pertanyaan:
=> Yang bis yang lebih mudah digunakan (keras dan driver untuk linux / windows): PCI, USB atau IEEE1394
=> Walaupun saya tentang banyak menggunakan kecepatan rendah ADC (cheapier) untuk mencapai frekuensi sampling I 'd like to use,
apakah cara yang baik untuk melakukan hal ini.

FPGA yang akan menjadi yang paling cocok untuk proyek SpartanII, atau APEX20k

TOTO2001

 
Coba www.bitscope.com.Mereka menggunakan PIC dengan CPLD.

 
Terima kasih banyak berguna bagi orang-orang Link

Saya pikir kedua adalah dekat dari apa yang
saya ingin desain.

I'd rather SDRAM PC menggunakan memori untuk memungkinkan penyimpanan sampel, solusi murah dengan FPGA.

Toto2001

 
hi toto
mencari "waktu interleaved sampling" atau "sampling ADC interleaved" di google

theres an app catatan pada hal ini pada bidal homepage
http://www.maxim-ic.com/appnotes.cfm/appnote_number/384

namun mungkin hal ini tidak pendekatan yang terbaik untuk tujuan hobi
Maxim wrote:

Sayangnya, pendekatan ini adalah kompleks dan entails biaya tambahan, yang panjang kalibrasi, dan analisis matematis.
 
Thank untuk aplikasi catatan.

It's almost what I was thinking about.

FPGA yang dapat menganggap jam untuk sampling ADC, I mean do you think naik opelet di Jam sinyal akan diterima untuk hal itu

Thank untuk anwers

<img src="images/smiles/icon_smile.gif" alt="Senyum" border="0" />
 
Link ini dapat berguna:

http://www.mccord.plus.com/FYP/final_report.htm

(Pelaksanaan yang rendah biaya PC berbasis quad saluran real-time / penyimpanan oscilloscope).

 
Bahkan, I'not benar-benar mencari biaya rendah oscilloscope,

It 'agak tinggi kecepatan oscilloscope di bawah biaya, berdasarkan FPGA memungkinkan untuk dikonfigurasi dan penyaringan sampel frekuensi, lebar diatur sampel dan jumlah sampel.I'm intrested khususnya dalam kemungkinan untuk membuat perangkat keras digital pengolahan sebelum penyimpanan.

Saya juga berencana untuk menggunakan PC memori untuk menurunkan biaya penyimpanan data.

I
don't kecepatan yang tinggi pc bus (PCI, USB dan firewire) adalah untuk melaksanakan easist (dengan chip atau fpga) dan cheapier.

Here it is

Toto2001

 
toto2001 wrote:

Bahkan, I'not benar-benar mencari biaya rendah oscilloscope,It 'agak tinggi kecepatan oscilloscope di bawah biaya, berdasarkan FPGA memungkinkan untuk dikonfigurasi dan penyaringan sampel frekuensi, lebar diatur sampel dan jumlah sampel.
I'm intrested khususnya dalam kemungkinan untuk membuat perangkat keras digital pengolahan sebelum penyimpanan.Saya juga berencana untuk menggunakan PC memori untuk menurunkan biaya penyimpanan data.I don't kecepatan yang tinggi pc bus (PCI, USB dan firewire) adalah untuk melaksanakan easist (dengan chip atau fpga) dan cheapier.Here it isToto2001
 
The AD9283BRS-100 merupakan konverter AD $ 6 dalam jangkauan, contoh gratis.

8-Bit, 50 MSPS/80 MSPS/100 MSPS ADC

 
Terima kasih untuk semua nasihat yang bermanfaat.

Saya telah melihat sekarang yang lebih baik dari apa yang akan menjadi proyek.

Flirts dalam pikiran saya, saya cari PCI, tetapi mobilitas adalah argumen saya tidak pikirkan.

USB 2/1.1 sepertinya sebuah beter pilihan dalam arti bahwa ia akan mengizinkan untuk steker pada PC, a mac ...
Itu hanya akan memakan waktu yang lebih lama untuk mengatur parameter filter dan cadangan semua data ke komputer, tetapi mungkin lebih mudah untuk melakukan terlalu!

Jika orang tertarik mengambil bagian di dalamnya, mereka 're welcome

TOTO2001

 
http://alternatezone.com/electronics/dsoamk3.htm

Edisi 97
Agustus 1998
Tema: Debugging Techniques

Task Manager Made Hampir 100, Ken Davidson, 2.
Reader I / O, 6.
Produk Baru Berita, 8.
Bitscope J Mixed-Signal TANGKAP Engine, oleh Norman Jackson, 12.
http://www.circuitcellar.com/library/toc.asp

 
http://www.vitrum.cz/snail/bitscope.htm
http://www.vitrum.cz/snail/products.htm # BITSCOPE

atau ftp.circuitcellar.com 21 Anonyymoue \ ftp.circuitcellar.com \ Circuit_Cellar \ 1988 \ Issue_5
ftp.circuitcellar.com \ Circuit_Cellar \ 1992 \ Issue_25
ftp.circuitcellar.com \ Circuit_Cellar \ 1998 \ Issue_97

 
Anda dapat juga melihat link berikut

http://www.johann-glaser.at/projects/DSO/

Goliat

 
Saya pikir bis Anda harus memilih terutama ditentukan oleh Anda menilai sampel.Apa yang dimaksud dengan nilai maksimum yang ingin Anda sampel?Dan anda bisa pergi dari sana?Bar hanya diketahui bahwa Anda harus menilai sampel minimal 2,5 kali lebih banyak dan juga anda harus memastikan bahwa Anda tidak sampel bervariasi.Anda tidak ingin terlibat dalam berbagai sampel menyebabkan sistem itu terlalu rumit untuk menangani biasanya jadi jika anda ingin memastikan bahwa, maka anda mungkin ingin memiliki beberapa jenis yang mekanisme penyangga antara PC dan forum Anda.

Menikmati,
RF_Router

 
Jika Anda tidak perlu deep memori, hanya menghasilkan dua video rams
untuk menyimpan pal NTSC atau gambar ini dan isi dengan memori grafis
yang akan ditampilkan.(lingkup grafik) dan menghasilkan standart
video dengan sinyal data ini.Hal ini berguna jika Anda tidak ingin menggunakan
komputer dengan oscilloscope ....

 
Goliat wrote:

Anda dapat juga melihat link berikuthttp://www.johann-glaser.at/projects/DSO/Goliat
 
Ada kesalahan dalam skema ini: http://www.johann-glaser.at/projects/DSO/schematic/MainSchematic.png

IIC tarik di atas resistors SDA dan SCL harus terhubung ke 3.3V dan 5V tidak seperti terlihat pada sudut kiri bawah yang skematis.Kedua AN2131
dan EEPROM adalah tipe 3.3V.

 
Quote:

Anda dapat juga melihat link berikuthttp://www.johann-glaser.at/projects/DSO/Goliat
 
juga memeriksa www.fpga4fun.com, guy ini telah membuat dso menggunakan fpga, dia sedang melakukan tutorial tentang bagaimana dia telah bersama-sama dengan semua kode Verilog ...

Sebuah

 

Welcome to EDABoard.com

Sponsor

Back
Top