PLL loop filter Desain: Cap pertimbangan

A

auj

Guest
Hai, Dalam PLLs dengan biaya pompa, umumnya ada dua topi sebelum VCO topi pertama adalah dalam seri dengan resistor dan yang kedua adalah hanya terhubung b / w dan kontrol tegangan groun Bisakah Anda menjelaskan makna fisik dalam menentukan ukuran topi ini dan resistor? terima kasih
 
Sayang auj: silahkan gunakan Matlab untuk memeriksa fungsi transfer PLL stabil atau tidak untuk memilih topi dan R! mpig
 
Jika Anda berbicara filter aktif dengan op-amp maka umumnya jika Anda membuat kapasitor umpan balik yang lebih besar maka resistor input dapat lebih kecil. Hal ini penting sebagai masukan resistor yang lebih besar, semakin banyak suara yang mereka hasilkan. Biasanya resistor input yang paling diatur menjadi beberapa ratus ohm dan terus sampai kurang dari 1K, menghasilkan Cc yang lebih besar. Pergi untuk fasa antara 65 & 75 derajat.
 
tutup kedua. terutama untuk memacu penindasan sementara pertama bersama dengan resistor mendefinisikan tiang loop dan nol yang berkontribusi dalam BW dan PM, faktor redaman, dan ....... biasanya tutup 2 dipilih sedemikian rupa sehingga kurang dari yang pertama untuk membuat mathmatics perhitungan lingkaran lebih mudah, (jika lebih kecil dapat diabaikan), sedangkan pertama bersama dengan resistor set parameter yang disebutkan di atas dan mereka nilai memiliki beberapa pertimbangan untuk mencapai beberapa kinerja yang diperlukan sebagai waktu menetap, BW, ... BW lingkaran juga harus lebih kecil dari wasit. freq. untuk membuat perkiraan waktu kontinu yang valid. salam.
 
topi kecil memiliki sedikit mempengaruhi pada respon sistem
 
[Quote = safwatonline] tutup kedua. terutama untuk memacu penindasan sementara pertama bersama dengan resistor mendefinisikan tiang loop dan nol yang berkontribusi dalam BW dan PM, faktor redaman, dan ....... biasanya tutup 2 dipilih sedemikian rupa sehingga kurang dari yang pertama untuk membuat mathmatics perhitungan lingkaran lebih mudah, (jika lebih kecil dapat diabaikan), sedangkan pertama bersama dengan resistor set parameter yang disebutkan di atas dan mereka nilai memiliki beberapa pertimbangan untuk mencapai beberapa kinerja yang diperlukan sebagai waktu menetap, BW, ... BW lingkaran juga harus lebih kecil dari wasit. freq. untuk membuat perkiraan waktu kontinu yang valid. salam. [/quote] 2 topi biasanya dipilih untuk menjadi 1 / 10 dari tutup 1 atau kurang.
 
Bolehkah saya bertanya pertanyaan lain untuk semua orang .... PLL loop filter Desain: OP-amp pertimbangan Ini terkait dengan freq referensi. PLL atau sesuatu .....?
 
saya pikir itu hanya harus memiliki BW BW lebih besar dari lingkaran.
 
Yang kedua bahu tiang jauh lebih besar daripada loop BW.I berpikir 10 kali adalah OK. OP OP harus kebisingan yang rendah karena akan dicampur untuk output VCO [/quote].
 
dimana bisa menemukan "Matlab untuk memeriksa fungsi transfer PLL" program dengan parameter masukan banyak?
 
Alih-alih menarik nilai-nilai kapasitor dari udara tipis, dengan aturan praktis yang mungkin atau mungkin tidak berlaku, mengapa tidak Anda benar-benar menghitung nilai loop filter (resistor dan kapasitor) yang sebenarnya berarti sesuatu? Nilai-nilai komponen loop filter dapat dihitung dari loop bandwidth yang diinginkan filter, VCO Kv, biaya pompa saat ini, dan rasio membagi. Lance Lascari memiliki lembar kerja yang sangat baik Mathcad tersedia di situs nya tools.rfdude.com web. Jika Anda tidak memiliki Mathcad, ada di arsip pdf untuk mereproduksi perhitungan di alat lain. Saya telah menulis sebuah lembar kerja Excel yang mereproduksi beberapa fitur ini, itu tersedia di http://www.keystoneradio.com/?n=Main.PLLDesign . Ini bukan sebagai penuh fitur di tombak, tapi titik awal Selanjutnya, Anda dapat pergi ke situs web National Semiconductor dan men-download aplikasi catatan yang sangat baik / buku tentang PLL. http://www.national.com/appinfo/wireless/pll_designbook.html adalah link. Dave www.keystoneradio.com
 
[Quote = auj] Hai, Dalam PLLs dengan biaya pompa, umumnya ada dua topi sebelum VCO topi pertama adalah dalam seri dengan resistor dan yang kedua adalah hanya terhubung b / w dan kontrol tegangan groun Bisakah Anda menjelaskan makna fisik dalam menentukan ukuran ini caps dan resistor? terima kasih [/quote] kapasitor dan resistor menentukan bancwidth PLL, dan topi besar harus 10 kali lebih besar daripada yang kecil.
 
[Quote = auj] Hai, Dalam PLLs dengan biaya pompa, umumnya ada dua topi sebelum VCO topi pertama adalah dalam seri dengan resistor dan yang kedua adalah hanya terhubung b / w dan kontrol tegangan groun Bisakah Anda menjelaskan makna fisik dalam menentukan ukuran ini caps dan resistor? terima kasih [/quote] Yang sangat improtant untuk stablity PLL.
 

Welcome to EDABoard.com

Sponsor

Back
Top