Pertanyaan tentang Keying (ASK, FSK, PSK)

R

reyge

Guest
Di sisi demodulator, seharusnya periode input (atau lamanya satu pesan) diberikan?
Apakah perlu bahwa output harus sama spasi dalam waktu seperti itu di input dari modulasi?
Saya mengalami beberapa masalah selama peralihan dari satu frekuensi ke yang lain dalam FSK atau, dengan kata lain, batas antara dua data input yang berbeda ...terima kasih

 
ya teh demodulator harus menyadari slot waktu input ...tetapi dalam kasus FSK jika PLL digunakan untuk demodulating maka tidak perlu yang harus menyadari input slot waktu yang lain kecuali jika frekuensi yang digunakan tidak dalam rentang menangkap PLLs ........U dapat menentukan apa yang demodulating ur gunakan untuk sinyal yang FSK .........

 
Aku tahu bahwa PLL dapat "mengunci" sinyal ..Tetapi dapat Anda menjelaskan bagaimana PLL dapat mengetahui slot waktu input?

 
ketika perubahan FSK frekuensi secara otomatis pada PLL menangkap frekuensi baru jika frekuensi baru dalam rentang menangkap dan tidak ada perlunya PLL untuk menyadari dari slot waktu untuk melakukan hal ini karena PLL terus melacak saluran .. ....

 
ah i see ...tetapi kemudian ketika frekuensi perubahan FSK, adalah mungkin bahwa ada perantara frekuensi sebelum frekuensi akhir tercapai.Selama waktu itu, PLL juga menangkap frekuensi menengah yang dapat tidak diinginkan karena frekuensi ini dapat mewakili sebuah input ...Tetapi jika input diberikan slot waktu, saya mungkin dapat melakukan sesuatu tentang hal itu ...

By the way, aku berusaha untuk menerapkan digital 8-FSK demodulator

terima kasih

 
i menerima akan ada frekuensi menengah selama transisi tetapi PLL cepat dan jika transisi cukup cepat wont frekuensi menengah ini memperkenalkan bahwa kesalahan besar ........
teman saya menerapkan FSK dan jika ia telah rincian yang sesuai dengan Anda, aku akan mendapatkannya untuk anda ........

 
oh i got titik Anda.Saya berharap teman Anda memiliki bahan yang baik ..PLL saya tampaknya lambat ...
Apakah ada kriteria pada frekuensi sinyal pembawa terhadap slot waktu input?

terima kasih

 
teman saya telah diimplementasikan menggunakan satu slot waktu saja dan itu pun hanya BFSK ....tapi kriteria untuk frekuensi pembawa adalah bahwa mereka harus berada dalam jangkauan menangkap PLL ....

 
Terima kasih.Im mencoba untuk mencari tahu jangkauan penangkapan PLL ...yang bagian dari penerima FM ditemukan di sini:

http://www.ie.u-ryukyu.ac.jp/ ~ wada/design05/spec_e.html

Anda dapat membantu saya?terima kasih

 

Welcome to EDABoard.com

Sponsor

Back
Top