S
svensl
Guest
Hello all;
Perhatikan sebuah delta sigma modulator dengan penipisan sinc penyaring.
Output akan menjadi 7 bit sinyal digital.Power supply adalah 1.5V.
Yang ingin saya lakukan adalah membuang sekitar 100mV dari suplai rel.Jadi saya ingin output efektif berada di kisaran 0,1 sampai 1.4V.Oleh karena itu saya ingin output dari penipisan penyaring yang akan b'0 untuk b'1 untuk 0.1V dan 1.4V dengan 128 LSB langkah-langkah di antaranya.
Jelas digital o / p untuk TIDAK 0.1V adalah sama TIDAK 0.000.000 dan 1.111.111 untuk 1.4V.Bagaimana bisa memastikan bahwa 0.1V dan 1.4V peta untuk nilai digital yang benar?
Terima kasih
Perhatikan sebuah delta sigma modulator dengan penipisan sinc penyaring.
Output akan menjadi 7 bit sinyal digital.Power supply adalah 1.5V.
Yang ingin saya lakukan adalah membuang sekitar 100mV dari suplai rel.Jadi saya ingin output efektif berada di kisaran 0,1 sampai 1.4V.Oleh karena itu saya ingin output dari penipisan penyaring yang akan b'0 untuk b'1 untuk 0.1V dan 1.4V dengan 128 LSB langkah-langkah di antaranya.
Jelas digital o / p untuk TIDAK 0.1V adalah sama TIDAK 0.000.000 dan 1.111.111 untuk 1.4V.Bagaimana bisa memastikan bahwa 0.1V dan 1.4V peta untuk nilai digital yang benar?
Terima kasih