OPAMP offset di pipelined ADC, Thanks!

F

frozenduck

Guest
Dalam tranditional pipelined ADC, output maksimum terjadi bila 2 * Vin-vref vos_opamp dimana Vin = vref.Jika kita mengucapkan opamp offset adalah 10mV (karena mismatch dalam opamp) dan Vin adalah 500mV.VDD = 1.2V.

The hightest output MDAC1 akan 2 * 500m-500m
10 mv = 510mV.

510mV ini akan digitized oleh tahap berikut dan output dari MDAC2 akan 2 * 510m-500m
10 mv = 530mV

Kita dapat menemukan tegangan output yang sudah keluar dari jangkauan dan menyebabkan distorsi.Ini juga akan menyerap yang opamp di beberapa tahapan karena kerugian dalam tahap sebelumnya akan amplified.

Saya menemukan ada dua cara untuk berurusan dengan.

1.auto-nol teknik
Yang opamp harus terhubung dalam kesatuan ketika mendapatkan sampel.Namun, vincm mungkin tidak sama dengan vocm dan jarang saya lihat dalam makalah berbicara tentang pipelined digital ADC tanpa kalibrasi.

2.Vin menggunakan lebih kecil daripada vref memiliki beberapa margin.
Namun, ini mungkin tidak berguna karena 10mV kerugian dalam tahap pertama akan 10mV * 2 ^ 8 di 8. Panggung.Siapapun dapat memberikan nasihat saya?
Terima kasih.

 

Welcome to EDABoard.com

Sponsor

Back
Top