mengapa FDG901D (p sopir mosfet) tidak bisa mengemudi MOSFET FDN360P

E

EDA_hg81

Guest
Saya mencoba menggunakan Sparan 3 untuk mengontrol FDG901D (input logika 3.3V CMOS) untuk mengemudi FDN360P. Mengapa tidak bekerja? apa itu kemungkinan alasan untuk hal ini? Terima kasih
 
Dapatkah Anda menunjukkan skema dan menggambarkan sinyal yang tidak bekerja?
 
Seluruh ide adalah untuk menyadari kekuatan dan power off urutan. Gunakan FDN360P sebagai saklar dengan menghubungkan drain dan sumber FDN360P untuk mentransfer DC 12V dari sumber ke drain dari FDN360P untuk memungkinkan lagi daya chip. Ketika saya menekan tombol, FPGA akan diatur tinggi (LVTTL 3.3V) pada pin logika FDG901D maka FDG901D akan mengaktifkan FDN360P dengan mengendalikan gerbang FDN360P. Saya telah menghubungkan Vdd dari FDG901D sampai 12 V dan terus mengambang Membunuh pin. Masalahnya adalah ketika seluruh sistem dinyalakan, mengalir dari FDN360p sudah 12V bahkan sebelum saya menekan tombol. Apa alasan yang mungkin? Thanks in advance. berikut ini adalah URL dari skema: http://images.elektroda.net/70_1183047159.jpg
 
Jika MOSFET adalah 'ON' seperti yang Anda katakan itu maka gerbang perangkat memiliki cukup hadir tegangan untuk menyalakannya. Apakah Anda melihat pada pergantian pada karakteristik dari MOSFET yang Anda gunakan untuk melihat apakah ini kompatibel dengan output pengemudi saat Anda memilikinya dikonfigurasi. Anda mungkin perlu untuk mengontrol dv / dt pengemudi bukan membiarkannya mengapung. E
 
Saya benar-benar baru untuk hal-hal analog. Saya hanya memeriksa Tegangan Gerbang Threshold. Apakah Anda membiarkan tahu mana Karakteristik Listrik lain saya harus memeriksa? Terima kasih.
 
Hi, untuk FDG901D tegangan suplai maks hanya 10V. Dalam skema Anda menggunakan 12V. Mungkin ini adalah kesalahan dalam gambar atau chip allready hilang. Apakah ada beberapa alasan mengapa Anda tidak menggunakan transistor biasa dan beberapa resistor? Jika itu adalah masalah ruang Anda mungkin telah melihat transistor resistor dilengkapi seperti PDTC115ET tersebut. Juga, untuk FET, jika Anda ingin menggunakan jenis lain, hati-hati. Beberapa Fairch terakhir. FET yang memiliki maks. GS tegangan 7V. Melebihi tegangan ini dapat distroy FET Anda. Salam
 
Sebagai penemu (y) menyarankan, pasokan 12V mungkin telah merusak FDG901D dengan melebihi maksimum mutlak Peringkat Vdd dari 10V. Lihat halaman 1 dari lembar data. Dengan asumsi chip selamat, maka mungkin Anda mengukur 12V pada output hanya karena output memiliki tanpa beban, dan transistor memiliki sejumlah kecil kebocoran saat "off". Coba hubungkan beban, seperti resistor 1K ohm dari drain ke tanah. Jika itu tidak membantu, maka apa yang Anda mengukur tegangan di gerbang transistor ketika sinyal FPGA menyalakan dan mematikan?
 
Mungkin Anda benar. Saya telah melihat hal ini, Karena power adapter yang saya gunakan hanya bisa memberi saya 12 V dan saya ingin mengambil kesempatan. terima kasih saran Anda semua. Saya harus mengubahnya ke 10 V untuk mencoba lagi. Memiliki akhir pekan yang baik. [Size = 2] [color = # 999999] Ditambahkan setelah 1 jam 7 menit: [/color] [/size] Saya telah diuji sirkuit ini menggunakan input 10V. Saya juga telah menemukan bahwa Logic Min Input Tegangan TINGGI FDG901D adalah 75% dari Vdd, ini berarti input logika setidaknya 7.5V. Saya telah menggunakan dua pasokan listrik untuk mengatur dua tegangan yang dibutuhkan. Berikut ini adalah hasil. Ketika logika input daya dimatikan: output drain FDN360P adalah 10V tegangan gerbang 10V Ketika logika daya input pada (kebutuhan 8 mS untuk menjadi stabil): output drain FDN360P adalah 0V tegangan gerbang 0V Saya tidak menemukan persyaratan untuk input logika meningkatkan waktu. Tampak FDN360P bekerja tetapi tidak benar. Tapi cara apapun 7,5 V logika masukan tidak cocok untuk FPGA, Anda dapat membantu saya untuk menemukan saluran P driver MOSFET yang dapat menerima logika 3.3V dan dapat mentolerir daya input 12V? Terima kasih.
 
Hi, seperti yang saya diposting sebelumnya. Lihatlah transistor resistor dilengkapi. Untuk sirkuit Anda, PDTC115ET suatu akan baik-baik saja. Di bawah ini adalah skema. R23 adalah 220K. Perhatikan bahwa resistor di dalam RET (PDTC114ET) dalam rangkaian ini tidak 100K + 100K seperti PDTC115ET tersebut. Dan memang maks. pasokan rating FDG901 adalah 10V. Tetapi pada 10V Anda tidak akan pernah mencapai logika tinggi dengan drive 3.3V. Hal ini seharusnya bekerja antara 2,7 dan 6V.
 
terima kasih banyak atas bantuan Anda. Saya akan mencoba minggu depan. memiliki akhir pekan yang bagus.
 

Welcome to EDABoard.com

Sponsor

Back
Top