membantu dengan rangkaian inverter

D

defnfo

Guest
silakan lihat lampiran dan katakan padaku bagaimana pekerjaan Q11 (2n222)
dan whot transistor ini dilakukan dalam rangkaian

 
Hai,

Skematik diseluruh Q11 yang memperkenalkan penundaan antara Vlow pergi UVP1/UVP2 tinggi dan rendah.

Ketika Vlow muncul, C11 dibuang, jadi Q11 diblokir.Tegangan pada kolektor Q11 diseluruh nilai Vlow.UVP1 dan UVP2 tinggi (Vlow diseluruh nilai).C11 biaya melalui R42 (waktu konstan), peningkatan tegangan basis Q11.Ketika tegangan pada basis Q11 diseluruh 0,7 V, Q11 pergi ke negara staturation dan tegangan pada kolektor Q11 jatuh diseluruh 0,5 V.

Dioda D13 membantu C11 untuk segera melepaskan ketika Vlow desappears.Dont C11 discharge melalui R42, R43 dan R44, tetapi melalui D13.Jadi Q11 pergi ke negara memblokir sebelum Vlow mencapai nilai yang sangat rendah, sehingga UVP1/UVP2 untuk pergi tinggi (nilai Vlow).

Jika Anda memiliki pSpice, Anda dapat mensimulasikan bagian ini skematik.C11 kondisi awal harus 0V (habis).

Salam

 

Welcome to EDABoard.com

Sponsor

Back
Top