measurinig offset komparator yang terkunci

R

rivendu

Guest
hai

i am menyelidiki offset dari clock (latch) komparator.metode saya adalah untuk meletakkan landasan komparator sinyal pada masukan dari 0 sampai Vdd dengan kemiringan Vdd / t_ramp.
kenaikan t_ramp adalah waktu di input dari sumber pulsa.komparator digerakkan dengan frekuensi sampling 10MHz.
yang transistion dari latch komparator adalah pada saat mendapatkan signal clock tinggi.Jadi komparator dipicu oleh sisi kenaikan.

adalah dengan cara yang benar untuk mengukur offset, yang merupakan ciri khas statis, ketika saya melihat nilai tegangan pada saat transisi terjadi dan mengurangi tegangan referensi dari diukur?

Mengasumsikan tegangan referensi 0.5V, transisi berada di tepi terbit sinyal clock di, katakanlah, 0.505V.Kemudian tegangan offset 5mV dengan toleransi deltaV.Yang deltaV didefinisikan sebagai perbedaan tegangan antara awal dan akhir periode jam.Untuk t_ramp dari 200ľs dan Vdd dari 1V kami memiliki kemiringan m = 1V/200ľs (tentu saja).A sampling frekuensi 10 MHz mempunyai periode 100ns.Yang deltaV kemudian 0.1ľs * 1000mV/200ľs = 500ľV.Toleransi dapat diturunkan dengan jalan lebih lambat.Resolusi untuk yang offset 5mV untuk komparator dengan rel-rel untuk ICMR akan ln (1V/5mV) ~ 7 bit.Untuk ICMR dari 0,35 sampai 1V, ini akan menjadi ln (0.65V/5mV) ~ 7 bit juga.

Menurut Anda, metode yang benar?

 
hai,
yes i mensimulasikan dengan irama, momok simulator.
menurutmu itu benar?

 
ok, maka anda dapat ditetapkan sebagai x axsis jalan tegangan dan melihat di mana tepatnya komparator tegangan menyala ...
di jendela gelombang alur jalan dan output komparator dan set x sumbu untuk jalan bukan variabel independen

 
Offset dalam suatu komparator clock lebih kompleks daripada itu.Apa yang Anda ingin tahu adalah overdrive input minimum yang akan menghasilkan transisi logika keputusan dalam jangka waktu yang tersedia.

membaca http://www.designers-guide.org/Analysis/comparator.pdf ini untuk mendapatkan gambaran yang lengkap.

Dan juga btw ini http://www.designers-guide.org/Analysis/metastability.pdf

 
hai
untuk pekerjaan saya sangat penting untuk melihat, apakah komparator dapat mencapai akurasi 10 bit.Jadi, i mengatur kecepatan jalan sinyal dan frekuensi sampling cukup lambat bahwa peningkatan tegangan dalam periode jam tidak lebih tinggi dari kisaran / (2 ^ 10bits).Untuk berbagai 900mV misalnya, yang membuat sekitar 1mV.Oleh karena itu, jika transisi dari komparator terjadi satu periode waktu kemudian daripada ketika input tegangan melebihi tegangan referensi, komparator memiliki akurasi 10 bit.Jika transisi ini kemudian maka akurasi, tentu saja, lebih rendah.

Aku hanya ingin tahu apakah ini adalah metode yang tepat.Dengan i oceanscript mensimulasikan keluaran komparator terhadap waktu untuk berbagai tegangan referensi dalam ICMR dan mencari nilai-nilai offset, laju perubahan tegangan dan delay propagasi.yang akan laju perubahan tegangan antara 0,1 * Vdd dan 0,9 * Vdd.delay propagasi akan berada di awal jam pulsa dan 0,1 * Vdd.
tergantung pada nilai offset tertinggi, i menentukan keakuratan komparator.

i am bertanya sekali lagi: apakah ini benar?

 

Welcome to EDABoard.com

Sponsor

Back
Top