R
rivendu
Guest
hai
i am menyelidiki offset dari clock (latch) komparator.metode saya adalah untuk meletakkan landasan komparator sinyal pada masukan dari 0 sampai Vdd dengan kemiringan Vdd / t_ramp.
kenaikan t_ramp adalah waktu di input dari sumber pulsa.komparator digerakkan dengan frekuensi sampling 10MHz.
yang transistion dari latch komparator adalah pada saat mendapatkan signal clock tinggi.Jadi komparator dipicu oleh sisi kenaikan.
adalah dengan cara yang benar untuk mengukur offset, yang merupakan ciri khas statis, ketika saya melihat nilai tegangan pada saat transisi terjadi dan mengurangi tegangan referensi dari diukur?
Mengasumsikan tegangan referensi 0.5V, transisi berada di tepi terbit sinyal clock di, katakanlah, 0.505V.Kemudian tegangan offset 5mV dengan toleransi deltaV.Yang deltaV didefinisikan sebagai perbedaan tegangan antara awal dan akhir periode jam.Untuk t_ramp dari 200ľs dan Vdd dari 1V kami memiliki kemiringan m = 1V/200ľs (tentu saja).A sampling frekuensi 10 MHz mempunyai periode 100ns.Yang deltaV kemudian 0.1ľs * 1000mV/200ľs = 500ľV.Toleransi dapat diturunkan dengan jalan lebih lambat.Resolusi untuk yang offset 5mV untuk komparator dengan rel-rel untuk ICMR akan ln (1V/5mV) ~ 7 bit.Untuk ICMR dari 0,35 sampai 1V, ini akan menjadi ln (0.65V/5mV) ~ 7 bit juga.
Menurut Anda, metode yang benar?
i am menyelidiki offset dari clock (latch) komparator.metode saya adalah untuk meletakkan landasan komparator sinyal pada masukan dari 0 sampai Vdd dengan kemiringan Vdd / t_ramp.
kenaikan t_ramp adalah waktu di input dari sumber pulsa.komparator digerakkan dengan frekuensi sampling 10MHz.
yang transistion dari latch komparator adalah pada saat mendapatkan signal clock tinggi.Jadi komparator dipicu oleh sisi kenaikan.
adalah dengan cara yang benar untuk mengukur offset, yang merupakan ciri khas statis, ketika saya melihat nilai tegangan pada saat transisi terjadi dan mengurangi tegangan referensi dari diukur?
Mengasumsikan tegangan referensi 0.5V, transisi berada di tepi terbit sinyal clock di, katakanlah, 0.505V.Kemudian tegangan offset 5mV dengan toleransi deltaV.Yang deltaV didefinisikan sebagai perbedaan tegangan antara awal dan akhir periode jam.Untuk t_ramp dari 200ľs dan Vdd dari 1V kami memiliki kemiringan m = 1V/200ľs (tentu saja).A sampling frekuensi 10 MHz mempunyai periode 100ns.Yang deltaV kemudian 0.1ľs * 1000mV/200ľs = 500ľV.Toleransi dapat diturunkan dengan jalan lebih lambat.Resolusi untuk yang offset 5mV untuk komparator dengan rel-rel untuk ICMR akan ln (1V/5mV) ~ 7 bit.Untuk ICMR dari 0,35 sampai 1V, ini akan menjadi ln (0.65V/5mV) ~ 7 bit juga.
Menurut Anda, metode yang benar?