Ketika paket membatasi bandwidth dari sebuah IC

R

rfmw

Guest
Saya berbicara tentang (logika digital) paket dalam (1-5) GHz jangkauan.

Apa pendapat Anda tentang paket IC yang berbeda dan rentang frekuensi operasi maksimal?Apa yang maksimal frekuensi berguna SO-8, TSSOP-8, ...

Misalkan kita memiliki SOIC-8 paket.Apa pin khas kapasitansi dan induktansi?Bagaimana dengan coupling antara pin?Apakah TSSOP-8 jauh lebih baik choise untuk beberapa GHz bandwidth?

Bagaimana cara melawan 1-2pF input (digital - ECL) pin kapasitansi?Salah satu cara untuk menurunkan efek parasitics input pin (dan dengan demikian meningkatkan hilangnya kembali penghentian) adalah untuk digunakan sebagai saluran transmisi impedansi rendah mungkin.

Trik lain?Ide, app catatan, dokumentasi sangat welcome!

Salam,
rfmw

 
Untuk> 2.5G BGA adalah satu-satunya solusi konvensional.
Pin dari setiap jenis paket TPS terlalu panjang, dan internal
wirebonding membuat banyak masalah juga.
BGA memberikan jalan terpendek dari silikon ke jalur PCB

 
Dapatkah Anda memberikan perkiraan kasar tentang BGA paket parasitics (pin kapasitansi, induktansi, pin untuk pin coupling, ...)?

 
Yah 3-4nH adalah banyak!Mungkin pin kapasitansi rendah?Dengan jarum 4nH induktansi Saya tidak bisa membayangkan untuk mendapatkan atas 1Gbit / s data rate dengan paket ini ...

 
Anda harus menambahkan induktor parasit paket dan bumbu capactor di netlist
dan simulator untuk memeriksa.

 

Welcome to EDABoard.com

Sponsor

Back
Top