inverter

C

chapar

Guest
Apa yang akan terjadi jika PMOS adalah menyambung ke VSS dan NMOS untuk Vdd dalam tata letak inverter?

 
kedua dioda di kedua NMOS & PMOS akan mendapatkan bias maju dan fungsi akan hilang

 
mereka tidak akan bekerja ....

Vgs perlu memiliki nilai positif tertentu bagi NMOS untuk bekerja ... dan jika saluran transistor terhubung ke Vdd dan sumbernya tersambung ke output, maka tegangan pada sumber tidak diketahui dan nilai tidak Vgs tentu tegangan yang diperlukan untuk operasi yang benar perangkat .... sehingga tidak akan bekerja

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Senyum" border="0" />sama berlaku untuk PMOS ...

 
Boom boom mengguncang ruangan ...

itu tidak akan berhasil!!!!

 
chapar wrote:

Apa yang akan terjadi jika PMOS adalah menyambung ke VSS dan NMOS untuk Vdd dalam tata letak inverter?
 
jika u menghubungkan bulks bias untuk mereka yang benar itu akan bekerja dengan mengurangi ayunan.Vthp dan Vlow = Vhigh = Vdd-Vthn

Sebagai penyangga, saya tidak menyebutkan bahwa sebelumnya

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top