[HELP] tata letak celah pita

C

CISSE

Guest
Saya memiliki beberapa masalah dalam proyek desain pertama saya, bandgap. Dalam proses tata letak, ada beberapa masalah: Pertama: PNP.I mengetahui rasio 1:08 Tetapi cara menggambar them.Both emitor dan basis terhubung ke tanah.. Kedua: resistor.How untuk menarik mereka dalam nilai yang tepat atau rasio?
 
Hi there, Untuk rasio transistor. The trans tunggal harus ditutupi dengan 8 remainng di semua sisi abutted dalam bentuk persegi. Resistor bandgap harus pencocokan sangat tepat. melihat bahwa kedua resistor memiliki w yang sama / l dan mencoba pola transitor senada seperti ABBA.
 
[Quote = CISSE] Saya memiliki beberapa masalah dalam proyek desain pertama saya, bandgap. Dalam proses tata letak, ada beberapa masalah: Pertama: PNP.I mengetahui rasio 1:08 Tetapi cara menggambar them.Both emitor dan basis terhubung ke tanah.. Kedua:? Resistor.How untuk menarik mereka dalam nilai yang tepat atau rasio [/quote] Masukan cukup dummies beberapa untuk mencocokkan BJTs dan resistor ... Yang sangat penting! Kami, sebagai desainer, tidak keberatan mengubah skema untuk memasukkan dummies: desain DA yang baik akan memiliki resistor W / L rasio yang sama .. jadi tidak perlu khawatir terlalu banyak tentang itu .. hanya mengikuti aturan yang cocok dalam tata letak .. All the best!
 
terima kasih, rimser9 i berarti dalam n-baik ada p difusi dan resistansi kontak karena baik koleksi dan basis terhubung ke ground.so sel PNP tidak dapat dijadikan sebagai persegi tetapi rectangle.is yang OK atau i? ' m salah. [Size = 2] [color = # 999999] Ditambahkan setelah 1 menit:? [/Color] [/size] hi Qutang bisa Anda ceritakan ini makalah IEEE secara rinci [size = 2] [color = # 999999] Ditambahkan setelah 20 menit: [/color] [/size] terima kasih, srieda untuk mengatakan yang sebenarnya, aku dont't tahu aturan pencocokan sementara saya telah membaca hanya beberapa documents.this adalah project.can pertama saya Anda ceritakan beberapa buku atau pengalaman? oh, saya juga punya pertanyaan dalam desain sirkuit process.my PSRR hanya memiliki-60DB.But PSRR amp saya memiliki more.So 90DB bagaimana saya bisa meningkatkan PSRR mendapatkan W / L sumber PMOS langer saat ini atau mengambil struktur cascode?? cara pertama belum banyak cara kedua improvement.the tidak bekerja karena pasokan listrik saya adalah 3.3V dan PMOS cascode mengkonsumsi terlalu banyak voltage.So PNP tidak dapat bekerja normally.is ada alse cara?
 
Man. Ya kita juga menggunakan PNP. Diff luar yaitu kolektor yang tepat. sehingga Tempatkan transistor tunggal di pusat dan kemudian menempatkan 8 remaing sekitar ini seperti trans tunggal bahwa kolektor berbatasan satu sama lain. Gunakan imajinasi ur untuk menyadari hal ini. Saya tidak bisa mengirim snapshot.
 
kolektor adalah P-sub, sehingga mereka selalu bersama-sama tidak abut.But dasar (n-baik) harus dekat dan dihubungkan oleh metal.In n-baik ada dua jenis kontak (emitor dan basis), sehingga saya harus menggunakan metal1 dan metal2.Am i right?
 
Kolektor Psub bahkan kemudian u harus berbatasan semua kolektor. P-sub berbeda dari P-difusi. (Doping diff). [Size = 2] [color = # 999999] Ditambahkan setelah 3 menit: [/color] [/size] Gunakan M3 dan M2 pendek semua penghasil. Kolektor adalah p + difusi substrat tidak P. [Size = 2] [color = # 999999] Ditambahkan setelah 3 menit: [/color] [/size] M1 ke basis pendek dan kolektor
 
saya menganggap itu sebagai transistor vertikal, sehingga kolektor adalah P-sub.Can itu transistor vertikal? Atau mana yang lebih baik?
 
Sebagian evryonne menggunakan transistor vertikal lateral yang yaitu karena akan ada discontinuties pada permukaan silikon yang menghalangi aliran arus.
 
terima kasih, rimser bagaimana resistor.there adalah lima, 33K, 33K, 3.8K, 8K, 40K.the pertama tiga harus memiliki ratio.so tepat cara menggambar mereka saya memutuskan? untuk menggunakan p-diff resistor karena lembaran ?? resistor adalah 120.what tentang orang lain, taktik dengan baik dan saya ingin menggunakan tiga resistor Interdigitate.the memiliki rasio 09:01:09, jadi saya menarik sebagai berikut: DACCAACCAACCA | ACCAACCAACCAD DACCAACBBCAACCA | ACCAACBBCAACCAD DACCAACCAACCA | ACCAACCAACCAD A = C = 33K, B = 3.8K, yang benar itu? dan tata letak celah pita saya menempati 110um * 250um daerah. adalah bahwa terlalu besar?
 
sirkuit bandgap membutuhkan sambungan PN untuk menghasilkan voltages.I positif dan negatif telah tata letak vpnp dan resistors.I berharap tata letak dapat membantu Anda.
 
untuk resistor, adalah bahwa p-diff? Anda menggunakan ABAB ...... i memiliki tiga resistor, jadi, saya menggunakan struktur yang saya mentioned.and Anda menggunakan metal1 dan metal2? apa tentang pilihan w / l.my adalah 1.5um/11um.is yang ok? [Size = 2] [color = # 999999] Ditambahkan setelah 4 menit: [/color] [/size] untuk PNP, apa lapisan LVT? oh, sangat membantu terima kasih,! standup
 
terima kasih, semua orang.Saya telah lulus verificafion.And saya telah belajar banyak dari teknologi LAYOUT. terima kasih!
 

Welcome to EDABoard.com

Sponsor

Back
Top