Dual power supply vs tunggal penyangga pasokan penyangga + pull up?

B

brisk

Guest
Hi, Saya bekerja pada sebuah desain ARM JTAG. Saya berencana untuk menggunakan FT2232H sebagai chip. Di sisi JTAG, saya mempertimbangkan untuk menggunakan SN74LVC07A untuk buffer. FT2232H menggunakan Vcc 3.3V sebagai, jadi saya akan memberikan 3.3V untuk SN74LVC07A. Adapun sisi kepala JTAG, saya menggunakan menu pull up resistor untuk terhubung ke Vref sehingga saya bisa menghubungkan ke sistem yang berbeda jtag. (1.6V-5.5V) Namun saya menyarankan untuk menggunakan kekuatan penyangga dual pasokan, misalnya, SN74AVC2T45. Saya bertanya-tanya selain biaya, apa perbedaan lainnya? Apakah ada keuntungan untuk menggunakan kekuatan penyangga dual pasokan SN74AVC2T45 selama SN74LVC07A pasokan tunggal ditambah pull up? Bagaimana dengan kecepatan? Terima kasih
 
[Quote = cepat] Bagaimana kecepatan [/quote] aku akan pergi dengan buffer dual pasokan, karena saya pikir dapat bekerja di tingkat yang lebih tinggi.? Mari kita lihat varian pull-up. Selama tinggi ke rendah transisi resistansi drain-source perlawanan dari FET (R_DS_ON) menjadi kecil - pada urutan beberapa Ohms. R_DS_ON dan kapasitansi dari garis memiliki konstanta RC, yang membatasi kecepatan. Situasi yang sama akan terjadi dalam buffer pasokan ganda. Tapi ini bukan batasan terbesar. Selama rendah ke tinggi transisi pull-up (mungkin di urutan 1kΩ) dan kapasitansi baris memiliki satu RC lebih besar konstan. Nilai dari pull-up tidak dapat sewenang-wenang rendah, karena buffer harus mampu menarik garis di bawah ambang batas logika rendah.
 
Terima kasih. FT2232H jam adalah 30MHz, ini akan memiliki dampak signifikan pada kecepatan? Katakanlah saya menggunakan resistor 20K untuk pull up. terima kasih [quote = kender] [quote = cepat] Bagaimana kecepatan [/quote] aku akan pergi dengan buffer dual pasokan, karena saya pikir dapat bekerja di tingkat yang lebih tinggi.? Mari kita lihat varian pull-up. Selama tinggi ke rendah transisi resistansi drain-source perlawanan dari FET (R_DS_ON) menjadi kecil - pada urutan beberapa Ohms. R_DS_ON dan kapasitansi dari garis memiliki konstanta RC, yang membatasi kecepatan. Situasi yang sama akan terjadi dalam buffer pasokan ganda. Tapi ini bukan batasan terbesar. Selama rendah ke tinggi transisi pull-up (mungkin di urutan 1kΩ) dan kapasitansi baris memiliki satu RC lebih besar konstan. Nilai dari pull-up tidak dapat sewenang-wenang rendah, karena buffer harus mampu menarik garis di bawah ambang batas logika rendah [quote /].
 

Welcome to EDABoard.com

Sponsor

Back
Top