DSP VLSI tanslate ke?

N

nemolee

Guest
Dear Sir,

Bagaimana algoritma untuk menerjemahkan DSP VLSI (menerapkan oleh kode Verilog)?

Terima kasih.

 
memverifikasi sistem di tingkat sistem apapun alat verifikasi ..seperti Matlab atau menggunakan C / C / SystemC ..maka jika semuanya bekerja dengan baik, kemudian mengubah sistem blok ke Blok Keras dengan menulis spesifikasi desain yang tepat untuk itu ..kemudian pergi untuk RTL (Verilog misalnya) ..melalui proses desain normal ..RTL simulasi ..sintesis ..backend desain fisik ..GDSII ..VLSI

 
hai,
yang merupakan sasaran teknisi yang u butuhkan untuk menerjemahkan.
jika itu FPGA, maka transaltion sangat mudah dengan ketersediaan set baru Xtreme alat DSP suite.
sebagian besar algoritma DSP tersedia sebagai blocksets.

jika itu ASIC, maka perlu u handcode yang rtl untuk mewujudkan alogirithms DSP.

 
SPW adalah alat yang baik untuk sistem desain.Meskipun SPW menyediakan fungsi untuk mentransfer ac / C blok ke VHDL, sangat inefficinet.Yang menjepretkan C dikembangkan oleh Mentor mungkin menjadi pilihan.Ini adalah alat yang digunakan oleh Qualcomm, Ericson pada deveop el untuk modem nirkabel.

 
pada kenyataannya, beberapa bagian dari algrithm DSP sulit diwujudkan dalam VLSI.but beberapa dapat, seperti FFT, Duc, DDC dll saya rasa u harus fokus pada mereka.

 
FFT dan cepat algoritma berbasis transformasi wavelet akan dikonversi ke VlSI.there r beberapa buku elektronik yang tersedia di forum.

 
Memperkirakan kompleksitas komputasi algoritma Anda terlebih dahulu dan memeriksa apakah itu cocok untuk floating point atau titik tetap cacullation.Prosesor sinyal digital dan VSLI mungkin cocok untuk berbagai jenis desain.Anda perlu menilai mana yang lebih baik untuk desain Anda.

 

Welcome to EDABoard.com

Sponsor

Back
Top