Display DDR SDRAM data pada LED (XUPV2P)

B

BlackOps

Guest
Pada tahap ini sekarang, i am sedang menulis / membaca dari DDR SDRAM.

i juga menambahkan perangkat sendiri untuk LED.Perangkat ini akan memakan waktu satu byte data dari DDR SDRAM.dan didasarkan pada gilirannya akan nilai LED tertentu atau MATI.

i was referensi ke contoh desain VHDL Menambahkan Peripheral, dari ur website.tentang pengali ...

pengali ur mengambil mengalikan 2 nilai-nilai mereka, dan mengakibatkan toko readFIFO.

tapi perifer, akan mengambil nilai dari DDR, bandingkan, kemudian mengaktifkan LED tertentu.(sebelum aku berhasil hanya menulis data ke DDR dan membacanya untuk UART)

i telah mengorganisir semuanya, tetapi pada tahap terakhir, ketika saya menghasilkan bitstream ...saya mendapatkan error:

Kode:

ERROR: NgdBuild: 755 - "system.ucf" Line 302: Tidak dapat menemukan bersih (s) 'LED_0' di

desain. Untuk menekan kesalahan ini menentukan nama yang benar bersih atau menghapus

kendala. The 'Biarkan tertandingi LOC Kendala' ISE properti juga dapat

set (-aul saklar untuk baris perintah pengguna).

ERROR: NgdBuild: 755 - "system.ucf" Line 303: Tidak dapat menemukan bersih (s) 'LED_1' di

desain. Untuk menekan kesalahan ini menentukan nama yang benar bersih atau menghapus

kendala. The 'Biarkan tertandingi LOC Kendala' ISE properti juga dapat

set (-aul saklar untuk baris perintah pengguna).

ERROR: NgdBuild: 755 - "system.ucf" Line 304: Tidak dapat menemukan bersih (s) 'LED_2' di

desain. Untuk menekan kesalahan ini menentukan nama yang benar bersih atau menghapus

kendala. The 'Biarkan tertandingi LOC Kendala' ISE properti juga dapat

set (-aul saklar untuk baris perintah pengguna).

ERROR: NgdBuild: 755 - "system.ucf" Line 305: Tidak dapat menemukan bersih (s) 'LED_3' di

desain. Untuk menekan kesalahan ini menentukan nama yang benar bersih atau menghapus

kendala. The 'Biarkan tertandingi LOC Kendala' ISE properti juga dapat

set (-aul saklar untuk baris perintah pengguna).

ERROR: Parsers: 11 - Menemukan dikenal kendala saat parsing.

ERROR: NgdBuild: 19 - Kesalahan ditemukan saat parsing file kendala "system.ucf".
 
it's been beberapa waktu sejak aku mencoba untuk memasukkan ke dalam EDK logika saya, jadi saya tidak ingat apa yang perlu dilakukan untuk mencapai hal itu, tapi aku menggunakan tutorial ini dari Xilinx ini akan membantu
Maaf, tapi Anda harus login untuk melihat lampiran

 
Saya berpikir bahwa pada dasarnya Anda perlu manual update file dan ucf menambahkan ada jaring yang sesuai

 
baik, masalah adalah, bahwa memperbarui i DID UCF dan ADDED secara manual jaring saya ...itu Stil memberikan kesalahan-kesalahan ini ....

tahu?Ditambahkan setelah 6 menit:Firefox, thank u for help, i didnt masalah memperbaiki, tapi ur kertas sangat membantu!sekarang, bisa u silahkan posting di sini LAB1 dan LAB2?LABS lain?thanks in advance!

 
laboratorium ini saya hanya ditemukan di google, tapi Anda bisa mendapatkan seluruh kursus hanya dengan mendaftar pada Xilinx University Program, tentu saja gratis

 
Mungkin Anda harus menetapkan lain 4 sinyal LED_0, LED_1, LED_2, LED_3 seperti ini:
sinyal LED_0: std_logic;
sinyal LED_1: std_logic;
sinyal LED_2: std_logic;
sinyal LED_3: std_logic;
kemudian menggunakan sinyal-sinyal untuk melakukan 4 port peta.

Ryan

 
Kesalahan ini dihasilkan selama tahap PAR.Penyebab utama adalah menyatakan coz u havent sinyal LED ini sebagai koneksi eksternal dalam sistem Microblaze.Untuk melakukan hal ini ... setelah Anda menambahkan logika kustom Anda ...klik ( ) tanda di bawah modul IP anda dan menghubungkan PLB / OPB bus ke salah satu port logika Anda.Selanjutnya, beralih ke tab PELABUHAN EDK dan klik ( ) tanda samping IP anda logika dan mengembangkannya.Di sini Anda akan menemukan koneksi, nama bersih inti logika Anda.Pastikan Anda memilih setiap NET Anda ingin terhubung ke LED eksternal Buat Eksternal dan pilih sambungan dari daftar drop-down.

Ketika Anda melakukan ini .. EDK akan otomatis memberi nama bersih sinyal Anda.Sekarang ...memperbarui nama bersih di UCF file dengan menggunakan nama-nama bersih ini.Kemudian mengkompilasi ulang .. ini seharusnya bisa mengatasi masalah.

 

Welcome to EDABoard.com

Sponsor

Back
Top