DC offset integrator

J

Jing

Guest
Saya merancang sebuah integrator, itu sebenarnya pass filter yang rendah, sederhana tahap penguat diferensial dengan singkat satu terminal input ke output dan terhubung ke kapasitor.Dalam kasus ini, sinyal input, output akan menjadi masukan tegangan rata-rata.Semua transistor bekerja di inversi lemah.Integrator memiliki ekor 100pA arus.Transistor yang berukuran untuk memiliki offset DC 5mV, artinya output 5mV terpisah dari level DC input.Namun, ketika aku diuji integrator ini, offset adalah sebesar 50mV.Aku tidak tahu bagaimana datang ada yang besar seperti offset DC.

Kapasitor terhubung ke output agar penyaringan adalah MOSCAP.MOSCAP besar ini (10um oleh 10um) adalah meletakkan cukup dekat dengan salah satu sisi pasangan diferensial ini.Apakah karena ini untuk membuat pasangan diferensial asimetris dalam tata letak, dan kemudian menyebabkan sedemikian besar offset DC?Atau karena arus ekor 100pA terlalu kecil, maka dibandingkan dengan kebocoran arus dalam transistor, sehingga menyebabkan offset DC besar?

 

Welcome to EDABoard.com

Sponsor

Back
Top