Data Multiplexing menggunakan triStates?

J

Joyee

Guest
Seperti kita ketahui, multiplexing data yang sering digunakan dan dua implementasi utama metode lazim dalam FPGA dari Xilinx, mengatakan Spartan.Mereka BUFT dan kombinasi MUX dan Lut.

Namun, dalam praktiknya, beberapa expericense memberitahu kita bahwa BUFT tidak dianjurkan karena ketidaksesuaian dengan simulasi dan kinerja yang lebih miskin.Juga hanya untuk ini, secara otomatis menerjemahkan Synplify MUX ke gerbang terlepas dari apakah penggunaan 3-negara telah ditentukan.
Altera juga menyatakan mereka tidak mendukung tri-state internal tetapi hanya meniru dengan MUX.

Oleh karena itu, apa yang saya tahu adalah siapa pun memiliki kasus yang sukses untuk pemanfaatan tristate internal.Jika seseorang tidak memiliki, bisa dia mengingatkan saya di mana harus dibayar lebih memperhatikan selama pemanfaatan.(Sedangkan pertanyaan kedua, aku ingin tahu rincian kecuali seperti satu siklus yang tri-shutdown semua gerbang negara harus dimasukkan antara satu transaksi dan yang lain).

Thanks in advance!

Joyee

 
Saya ingin tahu mengapa Anda harus menggunakan negara untuk melaksanakan tri mux?

 
Aku hanya mencoba untuk menerapkan desain saya oleh tri-state.Jika semua mux dapat diimplementasikan oleh LUTs dan LUTs dapat memainkan performa yang lebih baik daripada tri-state, mengapa Xilinx menyediakan tri-state internal gerbang?

 
Tri Gunakan negara, bus dapat mendorong lebih banyak fanout dan mudah diimplementasikan.tapi saat kita menulis kode, kita lebih suka menggunakan mux untuk melaksanakan disign.

 
HI,

SAYA PERLU multiplexer 8 WAY Analog
WHO memilikinya dan DOC?

THANKS
APSIM

 
untuk analog mux melihat 4.051 dan 4.052

untuk buffer 74.244

 
Tristate mungkin akan menghabiskan lebih banyak kekuatan karena mereka tidak dapat menghidupkan dan mematikan pada waktu yang sama.Bila lebih dari satu adalah pada pada waktu yang sama meskipun sesaat, mungkin ada kekuatan untuk jalan dari tanah yang menyebabkan banyak currrent ke ground.

Sebenarnya, Intel perpustakaan menggunakan analog lewat gerbang dan decoder untuk impliment mux.Pada output, mereka memiliki beberapa buffer umpan balik agar biaya dari kebocoran dan mencegah kebisingan juga.Konfigurasi ini digunakan dalam rangkaian custome desain dan menjaga pintu gerbang dan daerah untuk menghitung minimum.

 

Welcome to EDABoard.com

Sponsor

Back
Top