Dapatkah seseorang merekomendasikan beberapa kertas di pompa biaya desain?

H

holddreams

Guest
Dapatkah seseorang merekomendasikan beberapa kertas / bahan di pompa biaya desain?
Pompa muatan akan digunakan untuk menghasilkan tegangan yang lebih tinggi dibandingkan dengan tegangan masukan.

Terima kasih.

 
[1]. Maneatis J. et al., Self-berprasangka High-Bandwidth-jitter rendah 1-ke-4096 Clock Multiplier Generator PLL, IEEE J.Solid-State Circuits, vol.31, pp.1795-1803, November 2003.
[2]. Ian A. Young, A PLL Jam Gernerator dengan 5-110 MHz dari Lock Range untuk Mikroprosesor, IEEE J.Solid-State Circuits, vol.27, pp.1599-1607, Nov.1992.
[3]. L. Dai dan R. Harjani, CMOS Switched-Op-Amp Berbasis Contoh-dan-Hold Circuit, IEEE J.Solid-State Circuits, vol.35, No.1, pp.109-113, Jan ,2000.
[4]. Mohamad El-Hage dan Fei Yuan, Arsitektur dan Desain Pertimbangan dari CMOS Charge Pompa untuk Phase-Locked Loops
[5]. RCchang dan LCKuo, baru-Tegangan Rendah Charge Pump Rangkaian untuk PLL, IEEE Simposium Internasional Circuits and Systems ISCAS, Swiss, pp.701-703, Mei 2-5,2000.
[6]. J. Maneatis, Low-jitter Proses-DLL dan PLL Independen Berdasarkan Self-berprasangka Teknik, IEEE J.Solid-State Circuits, vol.31, No.11, Nov.1996.
[7]. W. Rhee, Desain CMOS High-Performance Charge-Pompa di Phase-Locked Loop, di Proc.ISCAS, vol.1, pp545-548, 1999.
[8]. Ezra Juarez-Hernandes dan Alejandro Diazsanchez, A Novel Charge-Pump CMOS Circuit dengan Positif Saran atau masukan untuk PLL Aplikasi, di Proc.ICECS, vol349-352, 2001.
[9]. Jae-Shin Lee et al., A Charge Pump dengan Sempurna Karakteristik Pencocokan Current Phase-Locked Loops, dalam Elektronika Letters, vol.36, pp.1907-1908, 9 nov.2000.

 
Joestar wrote:

[1]. Maneatis J. et al., Self-berprasangka High-Bandwidth-jitter rendah 1-ke-4096 Clock Multiplier Generator PLL, IEEE J.Solid-State Circuits, vol.31, pp.1795-1803, November 2003.

[2]. Ian A. Young, A PLL Jam Gernerator dengan 5-110 MHz dari Lock Range untuk Mikroprosesor, IEEE J.Solid-State Circuits, vol.27, pp.1599-1607, Nov.1992.

[3]. L. Dai dan R. Harjani, CMOS Switched-Op-Amp Berbasis Contoh-dan-Hold Circuit, IEEE J.Solid-State Circuits, vol.35, No.1, pp.109-113, Jan ,2000.

[4]. Mohamad El-Hage dan Fei Yuan, Arsitektur dan Desain Pertimbangan dari CMOS Charge Pompa untuk Phase-Locked Loops

[5]. RCchang dan LCKuo, baru-Tegangan Rendah Charge Pump Rangkaian untuk PLL, IEEE Simposium Internasional Circuits and Systems ISCAS, Swiss, pp.701-703, Mei 2-5,2000.

[6]. J. Maneatis, Low-jitter Proses-DLL dan PLL Independen Berdasarkan Self-berprasangka Teknik, IEEE J.Solid-State Circuits, vol.31, No.11, Nov.1996.

[7]. W. Rhee, Desain CMOS High-Performance Charge-Pompa di Phase-Locked Loop, di Proc.ISCAS, vol.1, pp545-548, 1999.

[8]. Ezra Juarez-Hernandes dan Alejandro Diazsanchez, A Novel Charge-Pump CMOS Circuit dengan Positif Saran atau masukan untuk PLL Aplikasi, di Proc.ICECS, vol349-352, 2001.

[9]. Jae-Shin Lee et al., A Charge Pump dengan Sempurna Karakteristik Pencocokan Current Phase-Locked Loops, dalam Elektronika Letters, vol.36, pp.1907-1908, 9 nov.2000.
 
Ada bug dengan file lampiran.Beri aku ur email dan saya akan mengirim u beberapa artikel.
Salam.

 
Ada banyak jenis biaya pompa:

Dari pandangan desainer sirkuit,
1.Charge pompa dari Dickson: Kuno dan tradisional.Pertama kali diusulkan oleh Dickson pada tahun 1976, dilaksanakan oleh dioda & topi.Banyak perbaikan yang diusulkan oleh dioda untuk mengubah switch.(JT Wu, Y. Moisiadis ... etc)

2.Mengisi pompa berdasarkan tegangan Doubler: Mencari penulis seperti MS Makowski, JA Starzyk, Wu JC, dan P. Favrat.

3.SC Converter for Power elektronik: Pada kenyataannya, semua pompa muatan dapat dilihat sebagai sub-set SC Konverter.Namun, pertama mengusulkan konsep menyampaikan (pada kenyataannya, mereka) kertas pada tahun 1990, sedangkan pompa muatan Dickson telah sekitar untuk waktu yang lama.Ide ini pertama kali diusulkan oleh Jepang untuk DC-DC konverter, kemudian akan diperluas ke AC-DC, DC-AC, dan AC-AC.
Adrian Ioinovici menulis sebuah pengantar makalah tentang IEEE Circuits & Systems Magazine 2001.

Jadi, yang subjek yang akan menggali di?

 
Koran yang disarankan oleh joestar kertas baik - sebagian dari mereka menutupi biaya desain pompa secara rinci.Juga, jangan lupa untuk mencari referensi di kertas-kertas untuk mengarah lebih lanjut.

 
Self-berprasangka High-Bandwidth-jitter rendah 1-ke-4096 Clock Multiplier Generator PLL

Abstrak Seorang diri bias terkunci fase-loop (PLL) menggunakan sampel jaringan feedforward filter dan linier invers multitahap programmable cermin arus untuk loop dinamika yang konstan dengan referensi skala frekuensi dan faktor perkalian independen, frekuensi output, proses, tegangan, dan suhu.Itu
PLL mencapai kisaran perkalian 1 4096 dengan kurang dari 1,7% output naik opelet.Fabrikasi dalam 0,13 m CMOS, kawasan ini 0,182 mm2 dan persediaan adalah 1,5 V.

http://www.edaboard.com/viewtopic.php?p=295088 # 295.088

 

Welcome to EDABoard.com

Sponsor

Back
Top