cara untuk menentukan frekuensi Referensi ruang dan saluran?

J

John_li

Guest
Saya ingin desain PLL sirkuit, dan membingungkan pilihan acuan dan frekuensi saluran space.I memeriksa beberapa dokumen, ia dipilih oleh 12.5kHz, 25KHz dan 50KHz saluran dan ruang yang sama yang dipilih untuk tidak memilih frequency.Why lainnya frekuensi (<30MHz)?
Dan peraturan lainnya untuk menentukan acuan frekuensi saluran dan ruang?
siapa saja dapat membantu saya?
Thanks in advance.

 
Główna wygrana w loterii to marzenie wielu osób. Niestety szanse są niewielkie, czy można zatem przewidzieć wygraną lub przechytrzyć system?

Read more...
 
Berdasarkan channel do you mean ruang di tempat penerima radio ini PLL menyediakan lokal osilator frekuensi?

Banyak PLL keripik hanya dapat membagi oleh integer angka.So lets say you need a 50 kHz channel spacing di PLL microwave keluaran frekuensi, misalnya 1000 MHz, 1000,05 MHz, 1000,1 MHz ..., salah satu cara untuk melakukannya adalah dengan memiliki referensi frekuensi 50 kHz, dan memiliki pembagi N operasi pada microwave output, dimana N adalah 20000, 20001, 20002.

Anda dapat dengan mudah karena memiliki referensi dari 25 kHz, dan menggunakan N pembagi dari 40000, 40002, 40004.Jika Anda melakukan ini, pada tahap microwave kebisingan akan 6 dB lebih parah asli contoh di atas menggunakan frekuensi offsets dari kontrol di dalam lingkaran bandwidth.Tahap yang kadang-kadang tambahan kebisingan adalah masalah.

Beberapa PLL chip baru menggunakan pecahan N jangka pembagi garis, sehingga Anda dapat menggunakan referensi frekuensi yang lebih tinggi dan masih mendapatkan saluran jarak yang anda butuhkan.Lets say you sekali lagi ingin 1000, 1000,05, dan 1000,1 MHz saluran.Anda dapat choses referensi frekuensi 800 kHz, dan menggunakan pembagi berikut N = 1250, 1250 1 / 16, 1250 2 / 16.

Does that help?

 
Thanks, biff44.You berarti ruang saluran pilihan ditentukan jenis komunikasi (narrowband atau wideband), dan frekuensi yang lebih tinggi dibandingkan selalu bisa lebih baik tahap kebisingan apa yang menyebabkan masalah karena kita selalu memilih loop bandwidth Wn/10?Ditambahkan setelah 10 menit:Lingkaran pita lebar yang Wr/10.

 
Well, synthesizer tahap kebisingan adalah topik yang rumit.VCO yang tahap kebisingan itu sendiri tidak dapat lebih tinggi daripada buka mendapatkan loop tersedia untuk mengurangi dalam PLL kontrol loop.PLL chip itu sendiri yang telah divider dan tahap detektor kebisingan lantai yang sering faktor yang menentukan, jadi satu cenderung ingin menjadi referensi frekuensi setingggi mungkin untuk meredakan ini chip kebisingan.Osilator referensi itu sendiri yang telah kebisingan, especiall dekat dengan operator, dapat mendominasi output suara.Op amps yang digunakan dalam lingkaran filter kadang-kadang kontribusi ke tahap kebisingan.Voltage regulator yang makan di sirkuit PLL dan VCO terutama untuk berkontribusi phae kebisingan.

Chosing lingkaran optimal bandwidth untuk tahap kebisingan adalah rumit balancing bertindak antara semua sumber kebisingan.

 
Thanks, Biff44.Your balasan yang besar helful ke me.And cara untuk mengurangi kebisingan PLL tahap untuk mendapatkan kualitas suara yang sempurna? Hanya satu cara untuk merancang sebuah lingkaran sempurna penyaring untuk melakukannya?

 

Welcome to EDABoard.com

Sponsor

Back
Top