buffer di regulator putus sekolah rendah

X

xxf_86

Guest
Hello all, sekarang aku mulai merancang diam rendah arus, tegangan putus sekolah rendah CMOS peraturan dengan prosesor, bisa anda jelaskan beberapa struktur penyangga di LDO, spesifikasi lebar bandwidth, diam dan cukup rendah laju perubahan tegangan.

 
sumber pengikut misalnya.
penyangga hanya kadang-kadang tidak bisa menyelesaikan masalah stabilitas, karena parasit kapasitansi gerbang dari antera bentuk penyangga tiang non dominan dengan pra-tahap, yang dapat dengan mudah di dalam kesatuan bandwidth dari LDO loop.

 
Apa yang dimaksud dengan tegangan referensi yang tersedia? Apa yang dimaksud dengan min.beban topi.tersedia?
Apa yang diperlukan PSRR terburuk? Berapa banyak diam saat ini tersedia dan bersifat dinamis biasing pilihan yang tersedia?Sebuah arsitektur untuk spesifikasi anda dapat:

Diff PMOS Amp, diikuti oleh sumber yang sama NMOS panggung dengan beban resistif diikuti oleh transistor lulus dan arsitektur divider.This resistor umpan balik akan memiliki arus diam yang rendah dan dengan demikian gain loop PSRR.

 
Bagaimana Anda bisa melakukan LDO dengan sumber pengikut????Untuk mendapatkan putus sekolah sangat rendah Anda harus memiliki PMOS pada output.Semua orang mengatakan bahwa NMOS bisa menggunakan LDO tidak memiliki masalah atau memiliki perangkat NMOS asli.

 
Pass transistor NMOS mungkin digunakan untuk mendapatkan tegangan LDO hanya jika Anda meningkatkan suplai tegangan dan mendorong OTA dengan itu dan dengan demikian dapat memiliki gerbang yang cukup tinggi tegangan untuk menggerakkan transistor NMOS lulus.

 
siapa pun dapat menjelaskan mengapa menambahkan penyangga dapat meningkatkan PSRR, thanks in advance

 

Welcome to EDABoard.com

Sponsor

Back
Top