bandpass diaktifkan masalah desain filter kapasitor

S

skythunder

Guest
HI, guys, saya pendatang baru untuk membantu.
Saya bekerja pada SC merancang bandpass filter.Spesifikasi adalah sebagai berikut:
frekuensi pusat 120K; passband 10K-15K (bandwidth), passband mendapatkan 0-3dB; stopband 70k-80K (bandwidth), dan pelemahan stopband>-60dB;

Saya merancang filter ini benar-benar sesuai dengan bab 9 dari buku Allen <CMOS Sirkuit Analog Design,2nd>, mengambil lowpass-ke-bandpass metode normalisasi kaskade biquads.Aku mengambil urutan 6 dan chebyshev filter.

Setelah bekerja keluar semua kapasitor yang diperlukan 'value, saya menggunakan Hspice untuk melakukan simulasi transien (misalnya disayangkan bahwa rangkaian SC tidak dapat disimulasikan dalam menyapu AC) Input adalah sebuah gelombang sinus dengan 120K bunga, yang harus output tanpa pelemahan .Namun, setelah menyelesaikan waktu relatif lama, output menetap nilai yang lebih kecil daripada input (sekitar-15db).Karena faktor kualitas filter ini agak tinggi, sehingga kapasitansi menyebar agak tinggi, yang kurasa adalah alasan mengapa input dilemahkan.

Aku mengikuti prosedur desain pada catatan Allen, jadi aku ragu apakah cara ini memiliki nilai aplikasi praktis.Can anyone give me some advice?Thanks in advance.

PS: The OPAMP Aku dulu memiliki bandwidth 10M dengan beban kapasitif 10P (dua tahap), DC gain 85dB.

 
Yoiu telah diambil langkah-langkah precausion khusus untuk kapasitor saklar sirkuit?
- Apakah itu sepenuhnya diferensial?
- Apakah Anda meniadakan jam feedthrough?
- Apakah Anda buffered dalam switch?
- Apakah Anda meniadakan dc tegangan offset dari OPamps?(Ini adalah untuk dijaga pada t = 0 1).

Saya percaya bahwa Anda lepas di titik-titik ini, tapi karena saya bukan ahli di filter, itu mey menjadi penyebab lain juga.

D.

 
dkace wrote:

Yoiu telah diambil langkah-langkah precausion khusus untuk kapasitor saklar sirkuit?

- Apakah itu sepenuhnya diferensial?

- Apakah Anda meniadakan jam feedthrough?

- Apakah Anda buffered dalam switch?

- Apakah Anda meniadakan dc tegangan offset dari OPamps?
(Ini adalah untuk dijaga pada t = 0 1).Saya percaya bahwa Anda lepas di titik-titik ini, tapi karena saya bukan ahli di filter, itu mey menjadi penyebab lain juga.D.
 
Aku undestand titik Anda.Aku hampir tidak memiliki pengetahuan mengenai filter jadi saya akan menghargai jika anda bisa menjawab ini:

DC offset dari OPAMPs adalah pakan melalui jaringan SC output.Pada saat yang sama, biaya yang menemukan ada cara melalui jaringan karena beralih dari MOS juga terakumulasi ke kapasitor.

Sekarang aku mengerti bahwa dalam penyaring seperti itu jaringan SC bekerja dalam sebuah konfigurasi intergrator.Jika muatan Kapasitor berbeda daripada biaya ideal, jangan Anda memiliki masalah dengan pelemahan pada output?

Mengapa tidak mencoba sepenuhnya topologi diferensial?Anda akan menyalin segalanya dan Anda hanya akan nama sebuah tegangan mode common.Saya rasa akan sangat mudah untuk melihat apakah efek ini desain Anda ... Maaf saya tidak dapat membantu pada saringan setiap diri itu bukan spesialisasi saya (tapi aku inginkan, itu sebabnya aku meminta Anda)!

Terima kasih,
D.

 
dkace, thansk untuk berbagi ide dengan saya!Sekarang aku menyadari bahwa offset DC OPAMP saya dapat menjadi masalah besar, karena untuk meningkatkan kemampuan mengemudi kapasitif, saya yang bias meningkatkan arus dari 10uA ke 100uA asli, dan meningkatkan bandwith gain banyak sementara offset DC juga meningkat dari 160uV ke hampir 600uV.Aku mungkin menemukan arah yang aku harus membuat usaha untuk.

By the way, topologi diferensial sepenuhnya benar-benar merupakan pilihan yang baik, tetapi saya tidak tersedia di tangan sekarang, jadi aku harus mendesain satu demi diriku sendiri.CMFB adalah tantangan lain dan saya yakin saya akan bertemu lebih banyak masalah, dan saya yakin saya akan datang kembali!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />

Ditambahkan setelah 2 menit:Berikut adalah link ke artikel yang baik, yang menjelaskan faktor-faktor non-linearitas dalam SC-filter desain, nikmatilah!
http://www.commsdesign.com/showArticle.jhtml; jsessionid = JIY5BMO0CI5UQQSNDLRCKHSCJUNN2JVN? articleid = 21.700.450

 

Welcome to EDABoard.com

Sponsor

Back
Top