Bandgap simulasi rangkaian startup dan pertanyaan

W

Warlike

Guest
Saya merancang tegangan referensi bandgap dan rangkaian startup untuk itu. Saya telah membaca topik tentang BGVR dan startup. Cara memverifikasi cara startup ini: membuat nilai konstan Vdd (atau menggunakan sumber vpwl dan ramp di Vdd), mengatur kondisi awal untuk node dan membuat simulasi transien. Vref mencapai nilai yang diinginkan dari waktu ke waktu 1-2 kita start up sirkuit dan dari waktu ke waktu 200-300 ms tanpa itu. Saya punya beberapa pertanyaan. 1) Apakah ini cara memverifikasi hak startup? 2) Apa yang berarti steady state BGVR? (I mean nol negara). Apakah ini berarti BGVR yang tidak akan pernah mulai atau itu berarti bahwa BGVR akan memulai kembali waktu yang sangat lama (~ ratus ms)?
 
1. Saya pikir itu adalah benar, tetapi Anda harus memastikan kondisi awal Anda adalah wajar. 2. Dalam keadaan nol, keluaran referensi celah pita akan sangat rendah. Ini akan terjebak di sana selamanya dan tidak pernah memulai.
 
Hai, Selain VCC jalan. Jika BGR Anda mendapat sinyal Aktifkan pengendalian, langkah itu ketika VCC adalah OK. Salam. Ele
 
1.What adalah seting awal Anda untuk rangkaian atau mengapa Anda melakukan itu? Becuase Anda memiliki pin inable? 2. Keadaan rata-rata adalah negara yang stabil dan dalam keadaan ini VBGR tidak akan mulai tanpa pernah start-up sirkuit. [Quote = suka berperang] Saya merancang tegangan referensi bandgap dan rangkaian startup untuk itu. Saya telah membaca topik tentang BGVR dan startup. Cara memverifikasi cara startup ini: membuat nilai konstan Vdd (atau menggunakan sumber vpwl dan ramp di Vdd), mengatur kondisi awal untuk node dan membuat simulasi transien. Vref mencapai nilai yang diinginkan dari waktu ke waktu 1-2 kita start up sirkuit dan dari waktu ke waktu 200-300 ms tanpa itu. Saya punya beberapa pertanyaan. 1) Apakah ini cara memverifikasi hak startup? 2) Apa yang berarti steady state BGVR? (I mean nol negara). Apakah ini berarti BGVR yang tidak akan pernah mulai atau itu berarti bahwa BGVR akan memulai kembali waktu yang sangat lama (~ ratus ms) [/quote]?
 
Rangkaian bandgap memiliki dua titik operasi yang stabil. Salah satunya adalah nol saat ini dan yang kedua adalah pada saat ini dirancang dalam loop. Untuk mencegah sirkuit untuk mendapatkan terkunci dalam kondisi saat ini nol, start up sirkuit yang digunakan. Namun dalam kenyataannya ada kapasitansi parasit yang terkait dengan setiap node. maka topi ini cukup untuk membawa sirkuit keluar dari kondisi saat nol ... namun hal ini dapat mengambil jumlah waktu yang tak terduga .... maka untuk menghindari ketidakpastian seperti itu, sirkuit startup digunakan yang pasti mencegah sirkuit untuk terjebak dalam kondisi saat nol. Tapi sangat tidak mungkin bahwa celah pita tidak akan mencapai nilai steady state nya sama sekali tanpa start up sirkuit.
 
[Quote = absjoshi] Rangkaian bandgap memiliki dua titik operasi yang stabil. Salah satunya adalah nol saat ini dan yang kedua adalah pada saat ini dirancang dalam loop. Untuk mencegah sirkuit untuk mendapatkan terkunci dalam kondisi saat ini nol, start up sirkuit yang digunakan. Namun dalam kenyataannya ada kapasitansi parasit yang terkait dengan setiap node. maka topi ini cukup untuk membawa sirkuit keluar dari kondisi saat nol ... [/quote] Bisa dijelaskan bagaimana topi parasit membantu Anda mendapatkan sirkuit Anda keluar dari negara nol? IMO parasit topi yang lebih besar, kemungkinan sirkuit Anda datang dengan penurunan keadaan aktif. ... [Quote = absjoshi] Tapi sangat tidak mungkin bahwa celah pita tidak akan mencapai nilai steady state nya sama sekali tanpa start up sirkuit [/quote]. Ini lebih mudah bagi seorang BGR untuk mendapatkan terkunci dalam keadaan nol tanpa ckt startup. Saya telah mengalami kegagalan 10% dalam chip saya yang memiliki kegagalan startup karena resistor terbuka dalam rangkaian startup (yang akhirnya menutup blok start-up)
 
hi bisa setiap satu pls menjelaskan bagaimana BGR mencapai nol kondisi saat ini? Terima kasih
 
[Quote = bharatsmile2007] hi bisa setiap satu pls menjelaskan bagaimana BGR mencapai nol kondisi saat ini? Terima kasih [/quote] Ketika ada nol saat ini melalui BJTs, masukan tegangan untuk opamp juga akan nol. Tidak akan ada perbedaan cukup besar antara dua tegangan masukan yang opamp nol. Jadi amp kesalahan tidak akan melihat masalah dan tidak akan memperbaiki untuk itu .., dan akan mencoba untuk menekan segala gangguan yang menyebabkan untuk membawanya keluar dari negara saat ini nol. Jadi BGR selamanya bisa berada dalam keadaan nol jika tidak dipaksa keluar dari sana oleh start-up. Semoga ini bisa membantu ...
 
hi semua, akan Anda pls memperjelas saya di sirkuit simulasi startup di BGR .. apakah saya perlu untuk menghubungkan beban (arus beban yang ditentukan untuk celah pita), sedangkan simulasi transien untuk rangkaian startup? Terima kasih
 
Saya tidak berpikir Anda memuat inti celah pita, Anda harus buffered itu.. Dalam setiap kasus startup harus independen dari beban.
 
hi perang seperti apa jalan Vdd yang digunakan untuk simulasi? Saya merancang tegangan referensi bandgap dan rangkaian startup untuk itu. Saya telah membaca topik tentang BGVR dan startup. Cara memverifikasi cara startup ini: membuat nilai konstan Vdd (atau menggunakan sumber vpwl dan ramp di Vdd), mengatur kondisi awal untuk node dan membuat simulasi transien. Vref mencapai nilai yang diinginkan dari waktu ke waktu 1-2 kita start up sirkuit dan dari waktu ke waktu 200-300 ms tanpa itu. Saya punya beberapa pertanyaan. 1) Apakah ini cara memverifikasi hak startup? 2) Apa yang berarti steady state BGVR? (I mean nol negara). Apakah ini berarti BGVR yang tidak akan pernah mulai atau itu berarti bahwa BGVR akan memulai kembali waktu yang sangat lama (~ ratus ms) ?
 

Welcome to EDABoard.com

Sponsor

Back
Top