Bagaimana menghitung tegangan kapasitor secara seri?

W

wesspower

Guest
Sebagai contoh, saya memiliki 2 kapasitor, kedua topi dihubungkan secara seri, kapasitansi akan
(C1 C2) / 2, bagaimana dengan tegangan kerja?dan memecah tegangan?Tegangan kerja untuk kedua kapasitor adalah sama.katakanlah itu adalah 10V.

Terima kasih

 
Saya pikir tegangan di persimpangan dari 2 kapasitor mengambang

 
Nilai yang dihasilkan (UF) dari jaringan bekerja sebagai diprediksi.

Secara teori, Anda harus mendapatkan dua kali lipat WV.Sayangnya, tidak bekerja seperti itu di dunia nyata.

Ini adalah masalah keseimbangan.Jika ada perbedaan antara karakteristik dari kedua tutup (selalu) titik pusat akan bergeser sesuai.Ini adalah masalah kuno dengan topi dan jauh lebih jelas dengan aluminium electrolytic caps.

Bahkan topi terbaik adalah sangat buruk dibandingkan dengan teori.

Dalam Aluminium Electrolytics (AEs), elektrolit memburuk tanpa tegangan dan menjadi segar ketika tegangan maju diterapkan.Caps tantalum juga menyembuhkan sampai taraf tertentu juga.Jika hal ini tidak benar-benar disinkronkan dalam dua seri topi, satu topi akan melihat jaringan penuh tegangan.Jika jaringan ini tegangan di atas tegangan kerja dari salah satu topi, waktu pembersihan itu.(Jika Anda belum membersihkan diri setelah rincian topi aluminium gagal, Anda tidak mau. Saya juga telah dibakar oleh potongan-potongan Tantalum ledakan topi 5 kaki jalan! Tantalums biasanya membakar lubang melalui papan sirkuit.)

Ketika merancang sesuatu untuk satu kali digunakan di laboratorium, Anda bisa lolos dengan sekitar 70% dari penuh WV WV, tetapi jika Anda ingin mereproduksi rangkaian (manufaktur itu!) Tidak mau repot-repot.Review kualitas Anda tidak akan memberi Anda lebih dari satu topi's WV.tetapi, kegagalan tes baris Anda akan jauh lebih menghibur (bukan untuk keselamatan orang-orang tentu saja.)

Ada alasan-alasan yang sah untuk menempatkan topi secara seri.Jelas, mendapatkan nilai yang non-standar.Juga ada sedikit perbaikan dalam keandalan jika diterapkan jaringan tegangan di bawah setiap topi's WV (berbagi), tetapi hal ini diimbangi dengan penurunan karena hanya memiliki satu lagi bagian untuk gagal.

Caps keramik memperlihatkan efek PIEZO meningkat dengan tegangan yang berarti perubahan nilai mereka dengan menerapkan tegangan DC.Menggunakan dua keramik secara seri untuk membagi dua diterapkan DC (V <<WV) untuk masing-masing akan meningkatkan stabilitas nilai (UF); tetapi pada papan biaya ruang, MTBF, dan harga bagian tambahan.

 
Dua kapasitor adalah seri, kapasitansi total adalah (C1 * C2) / (C1 C2), bukan (C1 C2) / 2.

 
wesspower,
Echo47 benar mengenai rumus untuk kapasitor secara seri.Mengenai tegangan kerja, tegangan melintasi kapasitor akan dibagikan menurut rumus berikut.
.Vc1 = V C2 / (C1 C2)
.Vc2 = V C1 / (C1 C2)
Di mana
.Vc1 adalah tegangan C1
.Vc2 adalah tegangan C2
.V adalah tegangan di kombinasi seri
Salam,
Kral

 
Seri paralel resistor capacitos perlu di setiap satu dari mereka untuk memperbaiki arus-arus di leackage variabel dielektrik.Selama dua seri kapasitor 10V tegangan akan 20V.Namun dua untuk 1M resistor 100k juga diperlukan.
Seri kapasitor digunakan untuk penyaringan di atas HV 400V (di mana nilai kapasitor besar mahal).Seri electrolitic kapasitor tidak pernah digunakan untuk tegangan rendah DC filtering.Jarang untuk AC penyaringan, terhubung anti-seri.

 
Thank you, guys, aku mengerti sedikit lebih banyak tentang kapasitor, dan memperbaiki fomular saya.

 

Welcome to EDABoard.com

Sponsor

Back
Top