Bagaimana menganalisis tegangan ini penyangga?

B

butterfish

Guest
Hai, ini arus tegangan rendah buffer yang membingungkan saya.

dimana N5 memberikan arus konstan tentang 40nA ekor.Vout ikuti dengan Vref.
Pertanyaan saya adalah: mengapa menambahkan n4 sini?apa keuntungan dari rangkaian ini?

menunggu bantuan Anda, terima kasih!

ikan
Maaf, tapi Anda harus login untuk melihat lampiran

 
Buffer ini sejak lama dikenal sebagai penyangga selfbiasing.Hal ini digunakan untuk sinyal buffering dan mengkonsumsi arus signifikan hanya jika tegangan referensi berbeda dari nol.Jadi, jika Vref adalah tegangan bandgap diaktifkan oleh saklar buffer hanya mengkonsumsi daya jika Vref> VTh, n.Cermin saat ini gain loop terbuat dari p1, p3, n3, n4 harus 2.Itu karena diffpair n, n2 membagi arus dua.N5 startup hanya penawaran awal saat ini.Arus bias sebanding dengan Vout / loading.

 
rfsystem,
terima kasih atas bantuan Anda.
i bisa menggunakan penyangga untuk regulator?oleh simulasi, tampaknya itu tidak stabil dengan compesation kapasitor, ketika beban arus 1uA, i cant percaya itu!

terima kasih lagi!
ikan

 
Keuntungan dari buffer ini adalah bahwa hal itu adalah satu tahap opamp dihubungkan sebagai penyangga tetapi jika rasio cermin disebutkan di atas adalah 2 hal ini memiliki gain loop DC milik dua tahap desain.Satu tahap telah parasit tiang yang dibuat oleh cermin dan output resistif kapasitif (tidak ditampilkan di atas) beban.Itu tidak perlu kompensasi.Jadi daerah bisa sangat rendah!

 
apakah Anda berarti,
jika p1: p5 = 1:1, itu tahap satu amp, perlu ada kompensasi;
jika p1: p5 = 1:2, ini adalah dua tahap amp, perlu compendation??

 
Saya memberikan juga sebuah pertanyaan, mengapa ur menggunakan dua dioda terhubung beban.I am new, u bisa menjelaskan mengapa, bukannya dioda terhubung satu beban.Apakah ini membantu dengan cara apa pun?

Dan n4 dan N5 mengapa ada kebutuhan dari dua transistors.why kita tidak bisa menggunakan hanya satu.

 

Welcome to EDABoard.com

Sponsor

Back
Top