bagaimana cara menghitung arus dalam cermin arus cascode

I

iou

Guest
bagaimana cara menghitung (atau set) arus dalam rangkaian cascode cermin setelah saat ini? Dapatkah seseorang menjelaskan sirkuit dan bagaimana merancang dan menganalisanya. Kedua, saya ingin mengatur saya untuk 2.5mA, aku tahu VDD adalah 1.8V tapi bagaimana saya ukuran transistor untuk mencapai hal ini menggunakan teknologi .18 um? [Color = red] Ups, saya pikir ada sebuah resistor antara PMOS dan NMOS. [/Color]
 
Biasanya saat ini dihitung dengan formula yang sangat terkenal Id .... Program Spice menghitung sangat cepat.
 
1. Saya tidak berpikir sirkuit ini dapat bekerja di 1.8V. Anda memiliki 3 dioda tetapi hanya 1.8V itu berarti semua tegangan ambang MOS perlu 0.55V kurang di sudut lambat. 2. Jika VTh tidak masalah, PMOS harus dihubungkan seperti CS tidak dioda. karena dalam kasus Anda, kehendak saat ini tergantung pada proses. 3. Jika Anda ingin menghitung saat ini Anda hanya menggunakan persamaan I = 1/2 * UC (W / L) (Vgs-Vf) ^ 2. Vgsp +2 * Vgsn = 1,8 4. Anda dapat mengatur sejumlah dasar untuk Vgsp atau Vgsn maka Anda akan mendapatkan saya (juga W / L membutuhkan jumlah di awal) 5. juga jika Anda telah mengetahui saat ini 2.5mA maka Anda dapat memberikan Vgsp & Vgsn kemudian menghitung W dan L.
 
Sirkuit ini akan bekerja pada setiap tegangan pada teknologi apapun. VTh adalah parameter yang menandai dua daerah-subthreshold (inversi lemah) dan inversi kuat.
 
tidak memiliki sarana currrent bekerja Mungkin Anda ambil contoh beberapa yang teknologi 1V menggunakan jenis sirkuit?
 
Apakah mereka resistensi antara PMOS dan NMOS. Jika tidak terlihat seperti inverter dengan input dan output korsleting.
 
Ya harus ada sebuah resistor antara PMOS dan NMOS. [Quote = ambreesh] Apakah mereka resistansi antara PMOS dan NMOS. Jika tidak terlihat seperti inverter dengan input dan output korsleting. [/Quote]
 
Saya pernah membuat seperti rangkaian di bawah TSMC .18 proses. Untuk W sedang (seperti um beberapa), arus adalah sekitar 1uA, Jika u ingin mendapatkan lebih dari 2mA saat ini, W mungkin cukup besar. Selanjutnya, jika kita consisder kasus terburuk, seperti sudut centidegrade 1.6V ss 120, tugas bahkan lebih sulit. By the way, saya juga mencoba untuk meningkatkan L untuk mendapatkan VTh lebih rendah dan Vdsat lebih besar, tetapi akan dikenakan biaya daerah yang lebih .....
 
Sayang surat hutang, saya tidak yakin bahwa seseorang dapat memperbaiki arus persis Hambatan antara PMOS dan NMOS akan memiliki (Vdd-VTP-VTN-2Von) drop di atasnya, ini akan memutuskan arus. Kami memiliki yang bervariasi Vf ', R bervariasi baik dengan proses dan suhu. Variartion vt 'mungkin tidak memiliki efek drastis sebagai variasi R ± 20% berharap hal ini membantu.
 
Ini diri bias konfigurasi cermin saat ini. R = 1,8 (3Vov +3 Vt) / I; VOV = overdrive = 50mV R kira-kira adalah 60 ohm, menghitung W / l untuk PMOS dan NMOS. Arus bias yang memiliki variasi resistor yang perlu ditampung dalam desain.
 
Daer Mady, arus bias juga akan melihat variasi karena cariation ambang tegangan di sudut lambat, cepat dan kombinasional. Jadi itu hanya tidak variasi resistor
 

Welcome to EDABoard.com

Sponsor

Back
Top