bagaimana antarmuka b / w FPGA dan prosesor SHARC?

Mungkin Anda dapat menggunakan linkport tersebut. Saya telah melakukan desain dengan DSP Tigershark dihubungkan dengan FPGA Xilinx virtex2 menggunakan inti yang diberikan oleh Xilinx yang menerapkan Lynkport tersebut. Kinerja yang diperlukan dari link b / w FPGA dan DSP tidak begitu tinggi, sehingga kita menghindari untuk antarmuka FPGA langsung pemetaan itu di bus DSP. Kami menggunakan papan evaluasi dari Memec untuk DSP dan kita membangun sebuah papan dengan FPGA. Perhatikan bahwa tidak semua protokol linkport ditangani oleh inti Xilinx, membuat link full duplex dapat menjadi masalah. Saya harap ini membantu Anda. Bye
 

Welcome to EDABoard.com

Sponsor

Back
Top