Apakah yang dimaksud nilai awal DFF jika input diberi makan dari output

L

leongch

Guest
hai,
i am mencoba melakukan pembagi frekuensi oleh 2 dengan menggunakan DflipFlop
Hanya desain sederhana di mana output dari umpan balik kepada DflipFlop adalah masukan dari DFF ...Sementara i menjalankan kompilasi di altera tidak mengijinkan QuartusII input dapat memberi makan langsung dari output.Pokoknya untuk memecahkan masalah kinda ini?Terima kasih

<img src="http://www.edaboard.com/images/smiles/icon_razz.gif" alt="Razz" border="0" />Oh ...oleh VHDL ...[/ img]

 
Anda harus menambahkan umpan kembali sebelum output.Dan Anda harus me-reset flipflop.

Nandy
www.nandigits.com
Netlist Debug / ECO dalam modus GUI.

 
ops ... maaf, loop umpan balik akan hv a inverter ...
Nandy, hanya untuk memperjelas, do u maksud, pertama-tama kita pertama reset flipflop maka output akan RENDAH (0) dapat menyebabkan input untuk menjadi '1 '?

 
Ya.Anda harus mengatur ulang FF.
Jika tidak, anda tidak dapat sim rangkaian.

Nandy
www.nandigits.com
Netlist Debug / ECO dalam modus GUI.

 
hai

Kesalahan kecil dude jus mengambilnya dari QN dan berikan umpan balik ke D..u akan mendapatkannya ..

Tapi sampai ke ur q: hubungkan Q untuk D maka akan dikendalikan oleh S dan R pin ..

 

Welcome to EDABoard.com

Sponsor

Back
Top