Analog Circuitry

K

km

Guest
Saya perlu merancang aktif rendah lulus filter di 2. Op-amp input tahap (untuk mencegah aliasing distorsi), yang aktif jenis rendah-pass filter yang harus saya desain?Berapa banyak tiang yang saya perlukan?Satu hal lagi saya ingin bertanya tentang analog circuitry - untuk 3 masukan, yang bisa saya katakan -5 membiarkan masukan ke 5V untuk pertama masukan dan sirkuit akan berubah ke 0-5V?Apa yang akan terjadi jika saya input 0-10V?Selain itu, apa yang maksimum tegangan AC yang dapat menangani analog circuitry?Saya perlu masukan, bukan hanya satu dari 3?

<img src="http://www.edaboard.com/images/smiles/icon_idea.gif" alt="Gagasan" border="0" />Maaf, tapi Anda harus login untuk melihat lampiran

 
Gunakan lowpass Butterworth di MFB konfigurasi
(lampiran memiliki alat dan petunjuk untuk compute it)

Jumlah tiang harus lebih besar dari:

(6,02 x (n 1)) / (20 x log (fs / 2 x fc))

di mana:
n = jumlah bit ADC
fs = Frekuensi Sampel
fc = Lowpass Potong Frekuensi

2. Tahap melihat bahwa output adalah clamped ke 0 /
5 V
Jika Anda menerapkan dibawah 2.5V-v atau lebih dari 2,5 ke 1. Prediksi, Anda harus mendapatkan rendah untuk menghindari kejenuhan.

Tegangan AC yang maximun di pertama masukan adalah 5 Volt

Tentu saja Anda dapat menggunakan hanya satu masukan.

sesuatu yang lain?

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Senyum" border="0" />Maaf, tapi Anda harus login untuk melihat lampiran

 
Regnum wrote:

2. Tahap melihat bahwa output adalah clamped ke 0 / 5 V

Jika Anda menerapkan dibawah 2.5V-v atau lebih dari 2,5 ke 1. Prediksi, Anda harus mendapatkan rendah untuk menghindari kejenuhan.
 

Welcome to EDABoard.com

Sponsor

Back
Top