ambang tegangan (Vf) pencocokan NMOS dan PMOS

E

engrvip

Guest
mengapa pencocokan Vf sehingga diperlukan antara NMOS dan PMOS di desain analog????shouldnt ada characcterstic tergantung hanya pada overdrive volatges???sehingga bahkan jika Vf yang berbeda dapat dirawat dengan meningkatkan overdrive volatge ...... jika aby materi belajar yang baik mengenai topik ini, plz post it ....

terima kasih

 
Hai

VTh's ketidakcocokan mengakibatkan bagian paling penting dari CMOS tegangan offset dalam aplikasi seperti pasangan diff.

 
Pencocokan ketat VTh antara NMOS * dan * PMOS perangkat biasanya * tidak * sebuah persyaratan, jika rangkaian pertanyaan yang dirancang dengan baik.

Harus ada pencocokan yang baik antara perangkat MOS tipe yang sama, di sebagian besar aplikasi presisi, dan biasanya di VTh ketidakcocokan dominan.

 
Aku hanya bertanya-tanya bagaimana untuk mencocokkan VTh dalam tata letak / tingkat rangkaian?Setahu saya, semua rangkaian desainer dapat lakukan adalah untuk mengurangi efek VTh variasi.

 
Anda dapat menggunakan beberapa teknik untuk menyesuaikan tata letak VTh seperti struktur interdigitized (linear membatalkan kesalahan dalam arah X atau Y), ditambah struktur silang (linear membatalkan kesalahan dalam baik X dan Y arah).

Dalam beberapa rancangan analog khusus, yaitu DAC, metode khusus yang digunakan seperti
Q ²-Random Walk Switching, Dinamis Elemen Pencocokan dll

Bahkan Anda dapat menggunakan Massal Berbasis VTh MOS transistor karena hanya berpengaruh sedikit terhadap jenis MOS ini.

 
engrvip wrote:

mengapa pencocokan Vf sehingga diperlukan antara NMOS dan PMOS di desain analog????
shouldnt ada characcterstic tergantung hanya pada overdrive volatges???
sehingga bahkan jika Vf yang berbeda dapat dirawat dengan meningkatkan overdrive volatge ...... jika aby materi belajar yang baik mengenai topik ini, plz post it ....terima kasih
 

Welcome to EDABoard.com

Sponsor

Back
Top