ADS pesan kesalahan: timestep internal yang terlalu kecil.

D

davison7

Guest
Hai!everybody,

Saya mensimulasikan frekuensi divider ADS sementara dengan berpura-pura dan juga melakukan tata letak ekstraksi dengan momentum.Namun ketika saya menempatkan blok data ekstraksi (layout.sp) ke dalam sirkuit untuk menyelesaikan pasca Layout simulasi, simulasi / sintesis muncul pesan kesalahan yang menunjukkan bahwa "Kesalahan terdeteksi oleh TRAN hpeesofsim analisis' Tran1 '. Internal timestep 6,25 e-26 terlalu kecil di waktu 4.59168e-10. "
* Frekuensi divider memiliki operasi masukan frekuensi 24 GHz, jadi saya setup dengan simulasi rentang waktu antara 0 - 20 ns dan Maks.langkah waktu dari 1 id untuk sementara simulator.

Saya mencoba untuk setup yang lebih kecil timestep (sekitar 1 fs) untuk memecahkan masalah ini, tetapi harus menghabiskan waktu yang cukup lama pada simulasi.Jadi apa alasan di atas menyebabkan error?Mei everbody menunjukkan peningkatan metode atau solusi?Terima kasih.

 
Hi davision7,
Pada saat ini saya tidak memiliki ADS, tapi saya sarankan anda dapat beberapa hal.
1) Aktifkan belit.
2) Gunakan 0 untuk PS 1ns.langkah dengan waktu 10 PS.
fs atau 0 ke 100 PS dengan waktu 10 langkah fs

Coba ini & mari kita ketahui.

 
Anda dapat berbagi dengan desain kita?
Anda dapat mengirimkan desain ke agilent dukungan teknis juga.

 
lihat berikut image.I hope this helps.

BR,
Abhishek
Maaf, tapi Anda harus login untuk melihat lampiran

 
Umumnya untuk seperti pesan error, ada / merupakan salah satu (atau lebih) node (s), perubahan tegangan yang lebih dari batas maksimum (beberapa parameter simulator) bahkan ketika kecil seperti itu ditampilkan timestep.Lebih lanjut pesan kesalahan harus memberikan info tentang ini / ini gagal node (s).Dalam banyak kasus, hal ini terjadi karena adanya pemegatan di beberapa karakteristik.

 
Anda harus menambahkan beberapa kapasitor (sekitar 100m ohm @ 24GHz) pada semua node dalam skematis maka ia berpura-pura.
yours

 
thanks for Abhishekabs' dan saran
dari kspalla,

Akhirnya saya memecahkan masalah dengan mendefinisikan tentang maks frekuensi 100E
009 Hz covolution dalam fungsi sementara simulator.Jika frekuensi max adalah nilai default, yang berpura-pura akan mengubah frekuensi sangat pas untuk hign nilai sumber bandwidth.J diskusi untuk situasi ini mungkin tata letak ekstraksi memiliki beberapa kesalahan (contoh, port setup adalah salah atau tata letak yang lebar pesawat terputus-putus)

 

Welcome to EDABoard.com

Sponsor

Back
Top