D
davison7
Guest
Hai!everybody,
Saya mensimulasikan frekuensi divider ADS sementara dengan berpura-pura dan juga melakukan tata letak ekstraksi dengan momentum.Namun ketika saya menempatkan blok data ekstraksi (layout.sp) ke dalam sirkuit untuk menyelesaikan pasca Layout simulasi, simulasi / sintesis muncul pesan kesalahan yang menunjukkan bahwa "Kesalahan terdeteksi oleh TRAN hpeesofsim analisis' Tran1 '. Internal timestep 6,25 e-26 terlalu kecil di waktu 4.59168e-10. "
* Frekuensi divider memiliki operasi masukan frekuensi 24 GHz, jadi saya setup dengan simulasi rentang waktu antara 0 - 20 ns dan Maks.langkah waktu dari 1 id untuk sementara simulator.
Saya mencoba untuk setup yang lebih kecil timestep (sekitar 1 fs) untuk memecahkan masalah ini, tetapi harus menghabiskan waktu yang cukup lama pada simulasi.Jadi apa alasan di atas menyebabkan error?Mei everbody menunjukkan peningkatan metode atau solusi?Terima kasih.
Saya mensimulasikan frekuensi divider ADS sementara dengan berpura-pura dan juga melakukan tata letak ekstraksi dengan momentum.Namun ketika saya menempatkan blok data ekstraksi (layout.sp) ke dalam sirkuit untuk menyelesaikan pasca Layout simulasi, simulasi / sintesis muncul pesan kesalahan yang menunjukkan bahwa "Kesalahan terdeteksi oleh TRAN hpeesofsim analisis' Tran1 '. Internal timestep 6,25 e-26 terlalu kecil di waktu 4.59168e-10. "
* Frekuensi divider memiliki operasi masukan frekuensi 24 GHz, jadi saya setup dengan simulasi rentang waktu antara 0 - 20 ns dan Maks.langkah waktu dari 1 id untuk sementara simulator.
Saya mencoba untuk setup yang lebih kecil timestep (sekitar 1 fs) untuk memecahkan masalah ini, tetapi harus menghabiskan waktu yang cukup lama pada simulasi.Jadi apa alasan di atas menyebabkan error?Mei everbody menunjukkan peningkatan metode atau solusi?Terima kasih.